新聞中心

        EEPW首頁 > 模擬技術 > 牛人業話 > 詳解TTL和CMOS電平

        詳解TTL和CMOS電平

        作者: 時間:2015-05-14 來源:網絡 收藏

          什么是OC、OD?

        本文引用地址:http://www.104case.com/article/274181.htm

          集電極開路門(集電極開路OC或漏極開路OD)

          Open-Drain是漏極開路輸出的意思,相當于集電極開路(Open-Collector)輸出,即中的集電極開路(OC)輸出。一般用于線或、線與,也有的用于電流驅動。

          Open-Drain是對MOS管而言,Open-Collector是對雙極型管而言,在用法上沒啥區別。

          開漏形式的電路有以下幾個特點:

          a.利用外部電路的驅動能力,減少IC內部的驅動。或驅動比芯片電源電壓高的負載。

          b.可以將多個開漏輸出的Pin,連接到一條線上。通過一只上拉電阻,在不增加任何器件的情況下,形成“與邏輯”關系。這也是I2C,SMBus等總線判斷總線占用狀態的原理。如果作為圖騰輸出必須接上拉電阻。接容性負載時,下降延是芯片內的晶體管,是有源驅動,速度較快;上升延是無源的外接電阻,速度慢。如果要求速度高電阻選擇要小,功耗會大。所以負載電阻的選擇要兼顧功耗和速度。

          c.可以利用改變上拉電源的電壓,改變傳輸電平。例如加上上拉電阻就可以提供/電平輸出等。

          d.開漏Pin不連接外部的上拉電阻,則只能輸出低電平。一般來說,開漏是用來連接不同電平的器件,匹配電平用的。

          正常的輸出級是上、下兩個管子,把上面的管子去掉就是OPEN-DRAIN了。這種輸出的主要目的有兩個:電平轉換和線與。

          由于漏級開路,所以后級電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣你就可以進行任意電平的轉換了。

          線與功能主要用于有多個電路對同一信號進行拉低操作的場合,如果本電路不想拉低,就輸出高電平,因為OPEN-DRAIN上面的管子被拿掉,高電平是靠外接的上拉電阻實現的。(而正常的輸出級,如果出現一個輸出為高另外一個為低時,等于電源短路。)

          OPEN-DRAIN提供了靈活的輸出方式,但是也有其弱點,就是帶來上升沿的延時。因為上升沿是通過外接上拉無源電阻對負載充電,所以當電阻選擇小時延時就小,但功耗大;反之延時大功耗小。所以如果對延時有要求,則建議用下降沿輸出。

        電路相關文章:電路分析基礎


        晶體管相關文章:晶體管工作原理


        晶體管相關文章:晶體管原理
        上拉電阻相關文章:上拉電阻原理

        上一頁 1 2 3 4 下一頁

        關鍵詞: TTL CMOS

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 乳山市| 龙岩市| 焦作市| 眉山市| 阳信县| 常宁市| 平山县| 涞水县| 锡林浩特市| 凉城县| 秦皇岛市| 朝阳县| 大城县| 读书| 通江县| 肇庆市| 扬中市| 玛多县| 遵义市| 和龙市| 宣武区| 新郑市| 库尔勒市| 卫辉市| 嘉义市| 哈尔滨市| 奎屯市| 廊坊市| 漯河市| 阆中市| 靖州| 墨玉县| 神池县| 巴林左旗| 万安县| 珠海市| 新安县| 界首市| 睢宁县| 交城县| 静海县|