新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 16個信號源設計匯總,包括無線電、DDS等

        16個信號源設計匯總,包括無線電、DDS等

        作者: 時間:2015-05-04 來源:網絡 收藏

          信號發生器是一種能提供各種頻率、波形和輸出電平電信號的設備。在測量各種電信系統或電信設備的振幅特性、頻率特性、傳輸特性及其它電參數時,以及測量元器件的特性與參數時,用作測試的信號源或激勵源。

        本文引用地址:http://www.104case.com/article/273576.htm

          導航數字信號源的系統設計,完整參考方案

          本導航數字信號源總體設計思想采用直接數字頻率合成器(DDS)技術,設計精確的時鐘參考源精度、頻率和相位累加器字長和正弦波函數表,實現研制技術要求的輸出頻率變化范圍、頻率變化步長和頻率精度的調制正弦信號形式。

          基于DDFS的程控音頻儀器測試信號源設計

          文中介紹一種基于DDFS(直接頻率合成)技術的可編程音頻儀器測試信號源設計。該系統采用單片機作為控制器,以(現場可編程門陣列)作為信號源的主要平臺,利用DDFS技術產生一個按指數衰減的頻率可調正弦衰減信號。

          石英晶體測試系統中DDS信號源設計

          針對π網絡石英晶體參數測試系統,采用以STM32F103ZET6型ARM為MCU控制DDS產生激勵信號。該測試系統相對于傳統的PC機測試系統具有設備簡單、操作方便,較之普通單片機測試系統又具有資源豐富、運算速度更快等優點。該系統將以其小巧、快速、操作方便、等優點被廣泛采用。

          基于AT89LV51控制的DBPL編碼信號的信號源系統

          本文設計了一種基于AT89LV51單片機控制的DBPL編碼信號的信號源系統,能夠產生DBPL編碼信號;同時設計了系統的電源管理模塊,保證系統的正常供電。

          基于DDS IP核及Nios II的可重構信號源設計

          本文以全數字頻率合成技術——直接數字頻率合成技術(DDS)為理論依據,利用先進的片上可編程技術在一塊芯片上實現了DDS IP核功能,并將該DDS IP核與Nios II處理器核以及其它外設封裝到一起,做成一個片上系統,大大簡化了電路的設計難度。

          DSP和DDS的三維感應測井高頻信號源實現

          本文采用數字直接合成技術,采用專用集成芯片AD9834作為信號產生模塊,由ADSP21992來作為控制器來完成整個系統的設計。利用此方法不僅克服了外搭分立元件的干擾,而且AD9834內部有D/A轉換器,縮小了信號源的體積,從而滿足了測井儀器的要求。

          基于TMS320F2812的變頻調壓功率信號源設計

          本文介紹應用于儀器和設備測試的高精度寬頻率功率信號源的設計。傳統的功率信號源一般采用線性電源或模擬控制的功率開關變換電源。隨著高性能DSP控制器的出現,使采用數字化控制的功率開關變換電源作為功率信號源成為可能,這有利于提高系統的集成化水平和控制功能。

          基于DDS跳頻信號源的設計與實現

          本文所設計的DDS,結構簡單、硬件資源占用率少,且產生頻率相對準確。根據對所需跳頻信號精確度要求的不同,合理配置參數,協調硬件資源與頻率準確之間的矛盾關系,最終實現跳頻系統的最優配置。

          基于DDS+PLL的X—Band信號源設計

          本文將DDS和PLL技術結合起來,采用DDS直接激勵PLL的混合頻率合成方案完成了X波段微波變頻信號源的設計,一定程度上解決了頻率分辨率、頻率轉換速度和相位噪聲的問題,并完成了實機研制、系統聯調試驗和測試。結果表明,輸出信號的頻譜和相噪特性良好,達到了預期的要求。

          基于的DDS+DPLL跳頻信號源設計

          本文主要研究了一種基于FPAG、自頂向下、模塊化、用于頻率綜合器的全數字鎖相環設計方法。應用Verilog硬件描述語言使設計更加靈活,不僅縮短了設計周期,而且可實現復雜的數字電路系統。

          基于DSP和DDS的三維感應測井高頻信號源實現

          本文采用數字直接合成技術,采用專用集成芯片AD9834作為信號產生模塊,由ADSP21992來作為控制器來完成整個系統的設計。利用此方法不僅克服了外搭分立元件的干擾,而且AD9834內部有D/A轉換器,縮小了信號源的體積,從而滿足了測井儀器的要求。

          基于FPGA的高精度信號源的設計

          本文的創新點為對DDFS設計進行優化,充分利用Cyclone II系列FPGA的片上資源,產生了最高頻率可達9.312 5 MHz.最低頻率分量及頻率分辨率低至MHz量級的正弦信號。

          遙測艙信號源的設計與實現

          本文給出一種基于FPGA的遙測艙信號源的設計方案及其實現方法。實踐證明,該設計與實現方法具有獨特的創意,這種信號源不僅性能穩定,而且具有較好的靈活性,滿足使用要求。

          基于AD9959的多體制雷達信號源的設計

          本文設計的多體制雷達信號源是以ADI公司的AD9959為核心,結合FPGA控制電路、信號放大電路構成的。系統可以同時輸出4路相參的信號,頻率范圍為10~150 MHz,每路輸出可以單獨控制也可以整體控制,用戶可以通過PC機對系統輸出的信號參數、樣式進行沒定,從而可以很方便地輸出相應的雷達信號。

          基于AD9858寬帶雷達信號源的設計及應用

          本文是在介紹DDS的基本原理的基礎上,利用DDS器件AD9858,并結合單片機+CPLD的設計方法實現寬帶雷達信號源。

          VXI總線專用中頻信號源的設計

          本文介紹了VXI總線C尺寸專用中頻信號源的設計,重點描述了VXI總線接口電路和用DDS實現的幅度可控的捷變頻信號源電路。該模塊已成功應用于實際的VXI總線雷達自動測試系統中。

        模擬信號相關文章:什么是模擬信號


        51單片機相關文章:51單片機教程


        負離子發生器相關文章:負離子發生器原理
        離子色譜儀相關文章:離子色譜儀原理
        鎖相環相關文章:鎖相環原理


        關鍵詞: 無線電 FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 保德县| 嘉峪关市| 石嘴山市| 莱州市| 钦州市| 连山| 潮安县| 彰武县| 丽水市| 兴宁市| 唐河县| 个旧市| 东乡族自治县| 宁津县| 富民县| 麻栗坡县| 高陵县| 得荣县| 九龙县| 新泰市| 洪泽县| 化德县| 湟源县| 河南省| 浮山县| 嘉峪关市| 云安县| 化隆| 阳信县| 普洱| 屏南县| 油尖旺区| 雷波县| 外汇| 岳西县| 康马县| 区。| 沅陵县| 峨眉山市| 昭苏县| 奎屯市|