新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于ISA總線的通用多DSP目標系統(tǒng)

        基于ISA總線的通用多DSP目標系統(tǒng)

        作者: 時間:2012-03-09 來源:網絡 收藏
        1 概 述

        隨著大規(guī)模集成電路水平的發(fā)展,以數(shù)字信號處理器(Digital Signal Process,)為基礎的實時數(shù)字信號處理技術正在迅速發(fā)展,現(xiàn)已廣泛應用于圖像處理技術、語聲處理、智能化儀表、生物醫(yī)學與工程、通信、自動控制等領域。由Analog Device公司生產的A是應用非常廣泛的一類,其典型產品有定點的ADSP2181和浮點的ADSP21060。在許多實際系統(tǒng)中,需要采用多片DSP級聯(lián)的方式進行處理。因此,ADSP2181經常經級聯(lián)后用在實際系統(tǒng)中,我們設計了基于的通用多DSP,這種系統(tǒng)可以用于早期研發(fā)及各種算法的硬件平臺,他對縮短實際系統(tǒng)開發(fā)周期、項目預研等都有重要意義和應用價值。

        2 通用多DSP 的構成

        通用多DSP 的構成由6片ADSP2181、2片A/D變換器以及實現(xiàn)邏輯功能的FPGA組成,其原理框圖如圖1所示。

        (1)處理系統(tǒng)

        整個處理系統(tǒng)由6片DSP構成,他完成對2路模擬信號的采集和數(shù)據處理。本系統(tǒng)采用的是Analog Device公司較為典型的定點DSP系列ADSP2181,相鄰2片DSP之間的串口數(shù)據的發(fā)送與接收、幀同步信號的發(fā)送與接收分別對應相連,數(shù)據的傳輸采用自動緩沖的方式。

        (2)系統(tǒng)輸入

        系統(tǒng)輸入的模擬信號由2路精度為12b的串行A/D變換器完成,采樣率最高達400kS/s,輸入模擬量為單極性(0~2.5V)信號。模擬信號經A/D變換器后以串行方式送入第1片DSP。

        (3)時序控制

        系統(tǒng)時序控制由FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)實現(xiàn),系統(tǒng)采用Altera公司的FPGA芯片EPFl0K10,其實現(xiàn)的主要功能有:

        ①產生對各片DSP訪問的地址譯碼與控制;

        ②產生通過IDMA端口訪問DSP所需的控制信號IAL,IWR, IRD和IS;

        ③產生各個DSP的復位信號;

        ④產生滿足A/D轉換器時序要求的控制信號CLK(串口時鐘)和CONV(轉換控制)。

        另外,F(xiàn)PGA還完成了DSP與之間數(shù)據傳輸所需的控制時序,有效地保證了數(shù)據傳輸?shù)目煽啃浴?


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉
        主站蜘蛛池模板: 西吉县| 瑞安市| 甘南县| 天祝| 青海省| 巴彦县| 广安市| 和林格尔县| 榆树市| 博乐市| 东港市| 将乐县| 济源市| 凤冈县| 清河县| 郴州市| 大英县| 田阳县| 东方市| 祁东县| 伊春市| 桦川县| 伊通| 罗山县| 北安市| 冕宁县| 信阳市| 集贤县| 常宁市| 垣曲县| 古丈县| 昌黎县| 青川县| 高陵县| 高碑店市| 汝州市| 彭泽县| 东源县| 荔波县| 儋州市| 普安县|