新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 解析PCB Layout中的專業走線策略

        解析PCB Layout中的專業走線策略

        作者: 時間:2014-04-13 來源:網絡 收藏

        3. 蛇形線

        本文引用地址:http://www.104case.com/article/236429.htm

        蛇形線是中經常使用的一類走線方式。其主要目的就是為了調節延時,滿足系統時序設計要求。設計者首先要有這樣的認識:蛇形線會破壞信號質量,改 變傳輸延時,布線時要盡量避免使用。但實際設計中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移,往往不得不故意進行繞線。

        ?

        ?

        ?

        ?

        那么,蛇形線對信號傳輸有什么影響呢?走線時要注意些什么呢?其中最關鍵的兩個參數就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號在蛇形走線上傳輸時,相互平行的線段之間會發生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大。可能會導致傳輸延時減小,以及由于串擾而大大降低信號的質量,其機理可以參考第三章對共模和差模串擾的分析。

        下面是給工程師處理蛇形線時的幾點建議:

        1. 盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應。

        2. 減小耦合長度Lp,當兩倍的Lp延時接近或超過信號上升時間時,產生的串擾將達到飽和。

        3. 帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時小于微帶走線(Micro-strip)。理論上,帶狀線不會因為差模串擾影響傳輸速率。

        4. 高速以及對時序要求較為嚴格的信號線,盡量不要走蛇形線,尤其不能在小范圍內蜿蜒走線。

        5. 可以經常采用任意角度的蛇形走線,如圖1-8-20中的C結構,能有效的減少相互間的耦合。

        6. 高速設計中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質量,所以只作時序匹配之用而無其它目的。

        7. 有時可以考慮螺旋走線的方式進行繞線,仿真表明,其效果要優于正常的蛇形走線。


        上一頁 1 2 3 下一頁

        關鍵詞: PCB Layout

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 崇州市| 无极县| 化隆| 成安县| 共和县| 耒阳市| 黔东| 九寨沟县| 新化县| 红桥区| 宣威市| 甘孜| 五大连池市| 台南县| 化德县| 邵武市| 漯河市| 浮梁县| 芜湖县| 界首市| 日照市| 永定县| 灵丘县| 静乐县| 航空| 凯里市| 甘洛县| 拜泉县| 棋牌| 安化县| 辽阳市| 大足县| 富阳市| 伊宁市| 乌兰浩特市| 镇坪县| 津南区| 赣州市| 卢氏县| 昌宁县| 中卫市|