新聞中心

        EEPW首頁(yè) > 賽靈思三十周年專題 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

        MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

        作者: 時(shí)間:2014-04-10 來(lái)源:電子產(chǎn)品世界 收藏

            日前宣布適用于  開(kāi)發(fā)板且新添了 在環(huán)(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統(tǒng)級(jí)測(cè)試臺(tái)架的同時(shí),以硬件速度驗(yàn)證其設(shè)計(jì)。

        本文引用地址:http://www.104case.com/article/236308.htm

          EDA Simulator Link 支持 HDL 驗(yàn)證選項(xiàng)全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進(jìn)一步補(bǔ)充了這一全集。基于  的驗(yàn)證不僅提供了比 HDL 仿真器高得多的運(yùn)行時(shí)性能,而且增強(qiáng)了算法的實(shí)際應(yīng)用效果。

          主要的產(chǎn)品功能包括以下能力:

          • 使用適用于 Spartan 和 Virtex 類設(shè)備的 FPGA 開(kāi)發(fā)板(包括 Virtex-6 ML605 開(kāi)發(fā)板),驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)。

          • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協(xié)同仿真,驗(yàn)證 MATLAB 代碼和 Simulink 模型的 HDL 實(shí)現(xiàn)

          • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。

         

          圖注:

          EDA Simulator Link 為  Virtex6 和 Spartan6 FPGA 開(kāi)發(fā)板提供了 FIL 仿真支持



        關(guān)鍵詞: MathWorks Xilinx FPGA

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 房山区| 大竹县| 台北市| 鱼台县| 大理市| 临泉县| 玛沁县| 静安区| 会泽县| 舞钢市| 中超| 济宁市| 南木林县| 江西省| 上饶县| 绥宁县| 屯昌县| 沈丘县| 巫溪县| 汝城县| 夏邑县| 虞城县| 东台市| 涞水县| 伽师县| 张家界市| 海伦市| 连南| 望城县| 元氏县| 比如县| 池州市| 乌什县| 建平县| 泸定县| 永靖县| 阿鲁科尔沁旗| 图木舒克市| 孟津县| 马山县| 柞水县|