新聞中心

        EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì)原則和抗干擾措施

        PCB設(shè)計(jì)原則和抗干擾措施

        作者: 時(shí)間:2011-03-15 來(lái)源:網(wǎng)絡(luò) 收藏

        PCB及電路抗干擾措施

        印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計(jì)的幾項(xiàng)常用措施做一些說(shuō)明。

        1.電源線(xiàn)設(shè)計(jì)

        根據(jù)印制線(xiàn)路板電流的大小,盡量加租電源線(xiàn)寬度,減少環(huán)路電阻。同時(shí)。使電源線(xiàn)。地線(xiàn)的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強(qiáng)抗噪聲能力。

        2.地段設(shè)計(jì)

        地線(xiàn)設(shè)計(jì)的原則是:

        (1)數(shù)字地與模擬地分開(kāi)。若線(xiàn)路板上既有邏輯電路又有線(xiàn)性電路,應(yīng)使它們盡量分開(kāi)。低頻電路的地應(yīng)盡量采用單點(diǎn)并聯(lián)接地,實(shí)際布線(xiàn)有困難時(shí)可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點(diǎn)串聯(lián)接地,地線(xiàn)應(yīng)短而租,高頻元件周?chē)M量用柵格狀大面積地箔。

        (2)接地線(xiàn)應(yīng)盡量加粗。若接地線(xiàn)用很紉的線(xiàn)條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線(xiàn)加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線(xiàn)應(yīng)在2~3mm以上。

        (3)接地線(xiàn)構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團(tuán)環(huán)路大多能提高抗噪聲能力。

        3.退藕電容配置

        的常規(guī)做法之一是在印制板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荨M伺弘娙莸囊话闩渲迷瓌t是:

        (1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。

        (2)原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個(gè)芯片布置一個(gè)1~10pF的但電容。

        (3)對(duì)于抗噪能力弱。關(guān)斷時(shí)電源變化大的器件,如RAM.ROM存儲(chǔ)器件,應(yīng)在芯片的電源線(xiàn)和地線(xiàn)之間直接接入退藕電容。

        (4)電容引線(xiàn)不能太長(zhǎng),尤其是高頻旁路電容不能有引線(xiàn)。此外,還應(yīng)注意以下兩點(diǎn):

        (1在印制板中有接觸器。繼電器。按鈕等元件時(shí).操作它們時(shí)均會(huì)產(chǎn)生較大火花放電,必須采用附圖所示的RC電路來(lái)吸收放電電流。一般R取1~2K,C取2.2~47UF。

        (2CMOS的輸入阻抗很高,且易受感應(yīng),因此在使用時(shí)對(duì)不用端要接地或接正電源。




        上一頁(yè) 1 2 下一頁(yè)

        關(guān)鍵詞: PCB設(shè)計(jì)

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉
        主站蜘蛛池模板: 镇江市| 广平县| 绥棱县| 大兴区| 蚌埠市| 普格县| 东源县| 茶陵县| 尚志市| 开鲁县| 辽阳县| 桓仁| 吴川市| 南城县| 黄石市| 定日县| 繁昌县| 克东县| 平罗县| 象山县| 子洲县| 肇州县| 衡阳市| 房产| 嘉禾县| 巴青县| 保定市| 万盛区| 巴塘县| 英吉沙县| 阳泉市| 平湖市| 额济纳旗| 托克托县| 稻城县| 罗江县| 泉州市| 乌拉特后旗| 新宁县| 静乐县| 达日县|