新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

        L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

        作者: 時間:2014-01-07 來源:網絡 收藏
        , Georgia, verdana, serif; ">

        本文引用地址:http://www.104case.com/article/227094.htm
        L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

        圖6 中,con_en 表示輸入使能信號,con_in 表示編碼之前的數據,data_out表示3/4碼率編碼之后的數據,rdy_34 表示輸出數據有效的信號,輸入時鐘頻率為75 MHz,采樣時鐘頻率為150 MHz.

        通過對比圖5的仿真結果和圖6的在線測試結果,可以驗證在高速的時鐘下設計的正確性.

        4 結語本文主要闡述了 中多速率卷積的工作原理,利用設計實現了可以在高速多碼率條件下正常工作的多速率卷積.同時用VerilogHDL 硬件描述語言對此設計進行了仿真驗證,最后使用75 MHz的主時鐘頻率,在Xilinx公司的Virtex-5系列的XC5VLX110-F1153 型號的芯片下完成了硬件的調試.仿真及在線測試,結果表明達到了預期的設計要求,并用于實際項目中.


        上一頁 1 2 下一頁

        關鍵詞: L-DACS1 編碼器 FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 化隆| 思南县| 北辰区| 宽甸| 剑河县| 广灵县| 柏乡县| 香港| 大新县| 璧山县| 怀来县| 册亨县| 五指山市| 滁州市| 镶黄旗| 荥阳市| 昌邑市| 报价| 临海市| 文安县| 临沂市| 林芝县| 鄂托克前旗| 宁远县| 洛川县| 磐石市| 新绛县| 壶关县| 三门县| 句容市| 武平县| 长泰县| 朝阳市| 昌图县| 城步| 南部县| 井冈山市| 广饶县| 阿拉尔市| 焦作市| 汉沽区|