新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 可編程技術勢在必行,一觸即發

        可編程技術勢在必行,一觸即發

        作者: 時間:2009-07-07 來源:網絡 收藏

        賽靈思勢在必行

        通過新推出的 系列,賽靈思公司幫助設計人員解決產品差異化勢在必行的要求,幫助他們在降低企業風險的同時, 更高效地工作。 新推出的這些產品充分發揮了先進半導體技術的性能和成本優點,可幫助系統設計人員滿足全球市場對更高帶寬和更高性能永無止境的追求。

        賽靈思發現,擴展進入新的垂直市場的關鍵是有適用的目標設計平臺(targeted design platforms)。 這些平臺并不僅僅是硬件開發套件,而是包括了由賽靈思公司及其第三方合作伙伴網絡所開發的第三方IP內核,以及軟件套件。因此能夠大大方便開發過程。 賽靈思 是目標設計平臺的核心。其中新推出的器件容量比前一代產品翻了一翻,系統成本可降低多達50%,功耗則可降低多達65%。 然而,只有將硬件和軟件及IP完美地結合起來,設計人員才能夠在垂直市場上充分體現基于FPGA的系統開發所能夠提供的全面價值,同時才能夠集中精力開發從終端用戶角度來看真正能夠體現產品差異的功能。

        因此,如果希望在采用FPGA架構進行設計時一次取得成功,目標設計平臺就變得至關重要。 新的目標設計平臺開發環境包括: 1)基本平臺,包括FPGA器件、基本開發板和經過認證的設計環境;2)面向領域優化的平臺,增加了專門用于嵌入式處理、DSP或邏輯/連接功能的軟件和子卡;以及3)市場專用平臺,包括針對汽車、視頻和通信等專門領域的接口、IP內核和軟件。

        設計環境本身的改進以及“可插接IP”(“socketable IP”)策略的實施使得這些平臺能夠保證在實際設計應用中順利實現從設計概念到片上系統(SoC)實現之間的整個流程。 目標設計平臺以及系列FPGA在架構方面的改進還進一步支持了以處理器為中心(processor-centric)的架構,在FPGA中以SoC方式實現處理器功能。

        賽靈思堅信SoC是未來硬件實現的標準方式,能夠實現更高的器件集成、更高的速度、更小的封裝和測試成本以及更高的系統可靠性。 相應地,這也會導致最終產品總體成本更低。 在單個器件中集成處理器和外圍邏輯還進一步簡化了板級布局,并減少了高速信號板上走線的數量。 采用以處理器為中心的SoC進行設計可提高總體設計的速度,同時更為靈活的子系統可方便設計修改和升級。

        在FPGA供應商中,賽靈思占有主導性的市場份額,其較高的客戶滿意度也保證了其市場主導地位不會被蠶蝕。 在前面引述的Piper Jaffray/EE Times研究中,賽靈思幾乎在每個類別中用戶滿意度都處于領先地位,通常比最近的競爭廠商高20%甚至更多。 在調查中,設計人員認為“可靠性”是選擇FPGA時的最重要因素,其次依次是上市時間、供應商支持,EDA工具質量、設計失敗和驗證失敗的(低)風險等。 調查結果顯示賽靈思公司在所有這些指標方面都是最高的。

        在密度和性能競賽中,賽靈思的技術發展路線保證新一代FPGA將基于40nm工藝,能夠為設計人員提供工藝尺寸更小的產品和更豐富的功能IP內核。 但這僅僅是整個故事的一半。 賽靈思堅信未來10年FPGA將是服務于半定制(semi-custom)應用的最佳可編程平臺。 FPGA的角色是勢在必行的核心,而賽靈思Virtex-6 和 Spartan-6 FPGA更是為電子系統生產商提供所需要的平臺和設計方法的核心。這些產品和設計平臺將可幫助電子系統生產商在更具挑戰性的商業和技術環境中保持競爭優勢。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 全椒县| 蒙山县| 顺昌县| 龙胜| 河源市| 湖口县| 和平区| 安康市| 阳曲县| 岳阳市| 兰州市| 扶风县| 文水县| 栖霞市| 绥芬河市| 德昌县| 花垣县| 襄城县| 垦利县| 麻城市| 光泽县| 甘南县| 武山县| 留坝县| 黎川县| 盐池县| 东方市| 故城县| 桐梓县| 通榆县| 饶平县| 崇义县| 雷山县| 鹿邑县| 山西省| 清水河县| 饶平县| 岑巩县| 班玛县| 侯马市| 甘南县|