新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA與ADSP TS201的總線接口設計方案

        FPGA與ADSP TS201的總線接口設計方案

        作者: 時間:2009-12-13 來源:網絡 收藏

          2.3 32位數據總線,64位寄存器

          前面提到,突發流水協議與普通流水協議數據傳輸機制是一樣的,只是多了一個指示信號BRST,當寫操作時,如果在前一時鐘沿采到地址、WRx、BRST信號有效,在下一時鐘沿就鎖存數據到寄存器低位,而如果在前一時鐘沿采到地址、WRL有效,而BRST信號無效,在下一時鐘沿就鎖存數據到寄存器高位。同樣,當讀操作時,如果采到地址、RD、BRST信號有效,就將寄存器低位驅動到數據總線上,而如果采到地址、RD有效,BRST而信號無效,就將寄存器高位驅動到數據總線上,具體在哪個時鐘沿驅動,由流水深度決定。

          3 DSP設置

           通信時,DSP是否采用流水協議,數據總線位寬,以及流水深度都可以通過系統配置寄存器SYSCON進行設置,SYSCON詳細設置見文獻[3],以32位數據總線訪問64位寄存器為例,一級流水,SYSCON設置為

        程序

          4 結束語

          文中實現了DSP通過外部訪問FPGA內部寄存器,但是如果需要傳輸的數據量很大,或者DSP與FPGA的時鐘不同步,就不能用寄存器來實現,需要借助于雙口RAM或者FIFO,讀者可以在本文的基礎上加以改進。


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 马尔康县| 马山县| 长子县| 将乐县| 清苑县| 饶河县| 娄底市| 天水市| 永州市| 富平县| 吴忠市| 南靖县| 巩义市| 明光市| 北碚区| 华坪县| 桑植县| 谢通门县| 南涧| 元谋县| 永川市| 凤翔县| 广州市| 东乡县| 榆社县| 仪陇县| 崇州市| 克什克腾旗| 涿鹿县| 双峰县| 吉安县| 景宁| 大余县| 莎车县| 临沂市| 东莞市| 怀来县| 乐安县| 罗源县| 宁乡县| 炉霍县|