新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA與ADSP TS201的總線接口設計方案

        FPGA與ADSP TS201的總線接口設計方案

        作者: 時間:2009-12-13 來源:網絡 收藏

          在雷達信號處理、數字圖像處理等領域中,信號處理的實時性至關重要。由于芯片在大數據量的底層算法處理上的優勢及DSP芯片在復雜算法處理上的優勢,DSP+的實時信號處理系統的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優越,故基于這類DSP的DSP+處理系統正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統中,FPGA與DSP芯片之間數據的實時通信至關重要。

           DSP的外部有兩種協議:慢速協議和高速流水協議。流水線協議適合與快速同步設備連接,文中采用此協議,實現DSP與FPGA之間的通信。

          1 DSP流水線協議

          流水線協議用來提供流水線方式的數據傳輸。在該傳輸協議下,每個時鐘周期可以傳輸一個數據。控制流水線協議進行數據傳輸的主要信號包含以下引腳:

        •   RD——數據傳輸讀信號;
        •   WRH和WRL——數據傳輸寫信號;
        •   BRST——突發方式數據傳輸指示;
        •   ADDR——地址總線;
        •   DATA——數據總線。

          流水線協議數據傳輸有兩種方式:普通流水線協議和突發流水線協議。 的數據總線位寬可以通過SYSCON寄存器設置為32位或者64位,但是有時候需要傳輸的數據位寬可能是32位,64位或者128位,這樣就有可能出現數據總線位寬和數據位寬不一致的情況,如果總線位寬小于數據位寬,DSP采用突發流水協議傳輸,否則采用普通流水線協議。

          1.1 普通流水線協議

          圖1是DSP使用普通流水協議,寫FPGA內部寄存器時序圖,流水深度為1,在時鐘沿1地址線、WRx(WRH和WRL)同時有效,一個時鐘周期后,在時鐘沿2數據線有效,地址線、WRx無效。

        DSP使用普通流水協議


        上一頁 1 2 3 4 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 陵川县| 丽水市| 绥中县| 得荣县| 驻马店市| 休宁县| 罗江县| 奈曼旗| 原阳县| 玉树县| 景泰县| 武穴市| 天峨县| 谢通门县| 沙田区| 南投县| 黔南| 霍城县| 丁青县| 河池市| 灵山县| 临海市| 安吉县| 鹤壁市| 石景山区| 武乡县| 荔浦县| 黑龙江省| 盐山县| 垦利县| 探索| 潜山县| 墨江| 灵璧县| 平乐县| 巴彦淖尔市| 新巴尔虎左旗| 玛沁县| 怀仁县| 龙海市| 砀山县|