一種基于FPGA的電子穩像系統的研究與設計
2 系統集成
綜上所述,完整的電子穩像系統結構如圖8所示。攝像頭輸入的信號采用PAL制式,經過視頻處理接口后形成RGB565格式的數字視頻信號和控制信息;幀存控制器作為整個平臺的核心,在將數據寫入幀存儲器的同時,對數字化的圖像信息進行去隔行處理,再將數據讀出送往VGA控制器時進行放大變換。VGA控制器則負責將數據按照VGA標準時序送往顯示器上。
在該平臺上實現了文獻中K0等人提出的一種最簡單的基本位平面的電子穩像算法,對于8位的灰度圖像,可以表示為:利用第4層進行運算,其依據是在多幀圖像進行BPM運算后發現,該層的誤差結果較平滑。然而,K0的BMP-b4算法在不同的圖像序列和信噪比的情況下,并不能總得到一個最優解;在某些情況下,b4、b5或b6會得到更好的結果。
目前資料顯示電子穩像技術作為近年新興技術還處于試驗研究階段,因其適用范圍廣闊而展現了樂觀的研發前景。
p2p機相關文章:p2p原理
評論