新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的FIR數字濾波器設計方案

        基于FPGA的FIR數字濾波器設計方案

        作者: 時間:2014-02-14 來源:摘自《電子發燒友》 收藏

          (1)設計一個16階的 ;

        本文引用地址:http://www.104case.com/article/221566.htm

          (2)低通;

          (3)采樣頻率fs為16 384 Hz,截頻點頻率fs為533 Hz;

          (4)輸入序列位寬為16位。

          在設計界面中,如圖4所示,進行下列選擇:

          (1)濾波器類型(Filter Type)為低通(Lowpass);

          (2)設計方法(Design Method)為,采用窗口法(Window);

          (3)濾波器階數(Filter Order)定制為15(設置為15 階而不是16階,是由于設計的16階濾波器的常系數項h(0)=0);

          (4)濾波器窗口類型為Kaiser,Beta為0.5.

          所有的選項確定好后,在FDATool濾波器設計界面中點擊“Design Filter”,Matlab就會計算濾波器系數并作相關分析。圖5所示為濾波器的幅頻響應。

        圖4 FDATool的濾波器設計界面及圖5 FIR濾波器的幅頻響應

          由于所有的模塊都在同一個Simulink圖中,這時的Simulink設計圖顯得很復雜,不利于閱讀和排錯,因此把FIR數字濾波器模型做成一個子系統在設計圖中顯示出來,如圖7所示,這就是Matlab中的層次化設計,在頂層設計圖中,濾波器作為名稱是SubFIR_533_16js的一個模塊出現。同時,圖7中還設置了其他模塊,包括仿真信號輸入模塊、Signal Tap Ⅱ信號實時監測模塊、Signal Compiler模塊、硬件開發板模塊、TestBench模塊。

        圖7 FIR數字濾波器的頂層設計圖

          這樣整個濾波器的Simulink電路設計模型就完成了,然后要對該模型進行系統級仿真,查看其仿真結果,在頻率為533 Hz的波形輸入上加入了頻率為3 600 Hz的擾動波形,其Simulink仿真結果如圖8所示。

        圖8 Simulink仿真結果圖

          圖中,上面的波形是533 Hz的輸出,中間的波形是533 Hz加上3600 Hz高頻干擾后的輸出,下面的波形是經過濾波后的輸出。

        濾波器相關文章:濾波器原理


        fpga相關文章:fpga是什么


        濾波器相關文章:濾波器原理


        電源濾波器相關文章:電源濾波器原理


        數字濾波器相關文章:數字濾波器原理


        關鍵詞: DSP FPGA VHDL 濾波器 FIR

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 禹城市| 甘谷县| 利津县| 红安县| 益阳市| 三明市| 舟曲县| 仪陇县| 富锦市| 永城市| 吉木乃县| 湘潭市| 屯门区| 宝清县| 鱼台县| 波密县| 丰台区| 浦东新区| 定远县| 醴陵市| 辉县市| 海安县| 新兴县| 高青县| 石楼县| 沁源县| 昌江| 南宁市| 宜丰县| 密山市| 扎囊县| 汉川市| 南和县| 甘孜县| 青岛市| 昭苏县| 宁德市| 崇左市| 普安县| 青海省| 大田县|