Altera攜手EDA伙伴實現高級信號完整性技術
——
Altera亞太區市場總監梁樂觀先生表示:“在我們EDA合作伙伴設計工具中集成PELE,是加速客戶多吉比特收發器設計并幫助其將產品迅速推向市場的關鍵步驟。Altera致力于提供工具來幫助客戶以最高效的方法開發下一代系統。”
工作原理
通過完整的Stratix II GX多吉比特收發器MATLAB模型,PELE技術利用從用戶串行通道中獨立提取或者測量到的頻域特征參數來為每一通道搜索信號完整性最佳設置。Stratix II GX FPGA集成了工作在6
00Mbps至6.375Gbps的20個低功耗收發器,這種方法降低了確定其最佳信號完整性設置時的估算誤差。
HyperLynx設計工具使客戶能夠從電路板和背板電路中提取高速互聯的頻域S特征參數,例如Molex公司新的I-Trac背板系統等。將Altera PELE技術嵌入到Mentor設計流程中這種方式可以確保文件的兼容性。PELE直接將HyperLynx或者客戶測量數據導入到頻域S參數文件中,直接配置Mentor的ELDO模擬仿真器,切實提高了效能,降低了設計風險。然后,用戶利用Stratix II GX ELDO模型輸出,在很短的時間內便可以從數千億比特中預測誤碼率(BER)以及眼圖張開程度。
評論