新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 如何同步多個AD9779 DAC

        如何同步多個AD9779 DAC

        作者: 時間:2012-10-22 來源:網絡 收藏

        本應用筆記將詳細說明用于同步多個器件的數字數據輸入的方法。輸出的相位對齊通過設計保證,精度小于一個CLK輸出周期。然而,由于輸出延遲不匹配(室溫下及冷熱溫度下),多個輸出的相位對齊可能存在細微的不一致,本應用筆記不討論這一問題。

          同步方案

          同步多個 DAC有兩種方案。在第一種方案中,一個器件用作主器件,其余器件用作從器件。在第二種方案中,所有器件都是從器件。兩種方案具有相同的時序限制,不存在性能權衡。主/從模式和從模式的框圖分別如圖1和圖2所示。

          

        如何同步多個AD9779 DAC

          圖1. 主/從SYNC_I/O分配

          

        如何同步多個AD9779 DAC

          圖2. 從SYNC_I分配

          同步詳解

          工作中,差分時鐘信號驅動所有主器件和從器件的 REFCLK輸入。REFCLK輸入接收器是一個高增益差分放大器,各差分輸入需要接近400 mV的共模輸入電平和至少400 mV p-p的擺幅。

          如果選定了主器件,可以使能主器件的差分LVDS輸出信號,該信號稱為SYNC_O+和SYNC_O?.通過寄存器0x07的位5,可以將SYNC_O設置為在DACCLK的上升沿或下降沿觸發。SYNC_O還有一個可編程的延遲,可以通過寄存器0x04的位0 (MSB)和寄存器0x05的位[7:4] (LSB)設置。SYNC_O通過將同步驅動器使能位(寄存器0x07的位6)置1而使能。SYNC_O信號速度可以是REFCLK速度的整數除數,通過寄存器0x04的位[3:1]設置。主器件的REFCLK輸入和SYNC_O信號的可能時序情況如圖3所示。

          

        如何同步多個AD9779 DAC
        圖3. DACCLK SYNC_O時序
        分頻器相關文章:分頻器原理

        上一頁 1 2 3 4 下一頁

        關鍵詞: AD9779 DAC

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 怀来县| 平乐县| 定西市| 虹口区| 凤台县| 榆社县| 盐津县| 溧阳市| 江北区| 苗栗市| 潢川县| 巧家县| 大兴区| 浮山县| 桐庐县| 泰安市| 大邑县| 盐源县| 平武县| 都匀市| 承德市| 黄骅市| 镇原县| 习水县| 醴陵市| 修水县| 凌源市| 永昌县| 马龙县| 聊城市| 万荣县| 拉孜县| 栾川县| 昌吉市| 孝昌县| 延长县| 清河县| 平原县| 蓬溪县| 富平县| 澜沧|