新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA/EPLD的自上而下設計方法

        FPGA/EPLD的自上而下設計方法

        作者: 時間:2018-09-11 來源:網絡 收藏

        本文引用地址:http://www.104case.com/article/201809/388831.htm

          支持廣泛的廠商及其最新芯片型號,包括采用深亞微米技術的器件。廠商包括:Actel、Altera、Atmel、Cypress、Lattice、Lucent、Motorola、Quicklogic、Xilinx等;

          /設計到ASIC設計可實現無縫升級,保證設計數據的兼容性及可再利用性;

          即插即用,可與各種前端/后端工具結合使用,設計數據無虛人為干預/修改;

          持UNIX平臺和Win95/NT平臺,不同平臺工具具有相同的用戶界面、功能、并完全保證設計數據的兼容性。

          3. 功能仿真與時序驗證-ModelSim

          ---- 在/ Top-Down設計流程中,設計仿真包含在設計過程的每一環節中,以保證設計的正確性。 ModelSim不僅可以完成設計的功能驗證(RTL級),也可實現邏輯綜合后的門級仿真以及布局布線后的功能和時序驗證。

          ---- ModelSim的主要特點:

          完全支持VHDL和Verilog標準;

          采用直接編輯技術(Direct-Compiled),大大提高HDL編譯和仿真速度;

          唯一支持VHDL和Verilog混合描述的仿真工具;

          支持RTL級和門級驗證,支持VITAL,SDF等;

          具有友好的用戶界面,仿真器包括主控窗口、源碼窗口、仿真波形窗口、列表窗口、數據流窗口、設計結構/層次窗口、過程管理窗口等;

          支持單步調試,斷點設置,批命令處理方式,幫助設計師快速完成設計調試和驗證;

          可與Renoir協同工作,完成狀態圖和流程圖的動畫調試;

          即插即用,可與其它工具結合,完成各種流程;

          支持UNIX和Window 95/NT平臺,不同平臺間具有相同的用戶界面和數據庫。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 东平县| 台南县| 莆田市| 华阴市| 博爱县| 文水县| 甘德县| 阿拉善右旗| 密云县| 交口县| 鄂伦春自治旗| 巴里| 乌海市| 永新县| 江西省| 德安县| 梅河口市| 沭阳县| 普兰店市| 任丘市| 亚东县| 上栗县| 大连市| 德清县| 鄯善县| 九江县| 绿春县| 图们市| 镇康县| 东港市| 罗山县| 山东| 冕宁县| 廊坊市| 桦川县| 东海县| 南岸区| 邵东县| 仁寿县| 米脂县| 洛扎县|