新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > PCB設計靜電分析,常用的放電方法有這些!

        PCB設計靜電分析,常用的放電方法有這些!

        作者: 時間:2017-12-21 來源:網絡 收藏

          在板的設計當中,可以通過分層、恰當的布局布線和安裝實現的抗ESD設計。通過調整布局布線,能夠很好地防范ESD.盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100.對于頂層和底層表面都有元器件、具有很短連接線。

        本文引用地址:http://www.104case.com/article/201712/373384.htm

          來自人體、環境甚至電子設備內部的靜電對于精密的半導體芯片會造成各種損傷,例如穿透元器件內部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設備的干擾和破壞,需要采取多種技術手段進行防范。

          在PCB板的設計當中,可以通過分層、恰當的布局布線和安裝實現PCB的抗ESD設計。在設計過程中,通過預測可以將絕大多數設計修改僅限于增減元器件。通過調整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。

          盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的 1/10到1/100.盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內層線。

          對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm.確保每一個電路盡可能緊湊。



        關鍵詞: PCB

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 婺源县| 贡觉县| 沙坪坝区| 五华县| 伊宁县| 运城市| 精河县| 四平市| 磐石市| 山东| 化隆| 汉寿县| 德安县| 格尔木市| 阳春市| 霍州市| 改则县| 建阳市| 镇巴县| 泗洪县| 永善县| 闻喜县| 清丰县| 喀什市| 喀喇沁旗| 神木县| 巴彦县| 东方市| 岫岩| 友谊县| 民权县| 鄢陵县| 佛山市| 简阳市| 石门县| 射阳县| 尤溪县| 方山县| 历史| 渝中区| 永新县|