新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 并行CRC算法在FPGA上的實現

        并行CRC算法在FPGA上的實現

        作者: 時間:2017-06-05 來源:網絡 收藏

        循環冗余碼校驗(Cyclic Redundancy Check)廣泛用于通訊領域和數據存儲的。基于在通訊領域和數據存儲的應用越來越廣泛,的編碼解碼模塊已經是上的常用模塊了。采用超前位計算實現上的并行運算,通過實際應用證明該算法能有效實現硬件的速度與資源合理平衡。

        并行CRC在FPGA上的實現.pdf

        本文引用地址:http://www.104case.com/article/201706/348962.htm


        關鍵詞: 數據檢錯 CRC FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 资源县| 凉山| 曲麻莱县| 内黄县| 宁德市| 天柱县| 福泉市| 津南区| 炉霍县| 轮台县| 平安县| 伊春市| 鄂尔多斯市| 泸州市| 钟祥市| 赤壁市| 池州市| 昆山市| 金门县| 磴口县| 仁布县| 禹城市| 紫金县| 山西省| 陆良县| 巴彦淖尔市| 滕州市| 新源县| 万宁市| 中卫市| 张家港市| 黄大仙区| 永城市| 五华县| 建水县| 农安县| 株洲县| 若尔盖县| 五家渠市| 武强县| 隆林|