新聞中心

        EEPW首頁 > 嵌入式系統 > 設計應用 > 并行CRC算法在FPGA上的實現

        并行CRC算法在FPGA上的實現

        作者: 時間:2017-06-05 來源:網絡 收藏

        循環冗余碼校驗(Cyclic Redundancy Check)廣泛用于通訊領域和數據存儲的。基于在通訊領域和數據存儲的應用越來越廣泛,的編碼解碼模塊已經是上的常用模塊了。采用超前位計算實現上的并行運算,通過實際應用證明該算法能有效實現硬件的速度與資源合理平衡。

        并行CRC在FPGA上的實現.pdf

        本文引用地址:http://www.104case.com/article/201706/348962.htm


        關鍵詞: 數據檢錯 CRC FPGA

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 孙吴县| 肥西县| 宁晋县| 清流县| 祁阳县| 永城市| 麻城市| 阜城县| 平果县| 棋牌| 汶川县| 凌源市| 青阳县| 夹江县| 桑日县| 翼城县| 全南县| 崇义县| 芜湖市| 睢宁县| 怀来县| 伊金霍洛旗| 镇坪县| 梁平县| 北安市| 辽宁省| 麻栗坡县| 城固县| 罗源县| 兖州市| 二连浩特市| 顺昌县| 泊头市| 梅州市| 旌德县| 德江县| 丰宁| 平南县| 镇原县| 社会| 兴城市|