新聞中心

        EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 什么是異構(gòu)多處理系統(tǒng),為什么需要異構(gòu)多處理系統(tǒng)?

        什么是異構(gòu)多處理系統(tǒng),為什么需要異構(gòu)多處理系統(tǒng)?

        作者: 時(shí)間:2016-05-26 來(lái)源:網(wǎng)絡(luò) 收藏

          早期嵌入式處理系統(tǒng)通常由一個(gè)微控制器和一系列外設(shè)構(gòu)成。這些系統(tǒng)通常用來(lái)完成獲取少量數(shù)據(jù)、處理數(shù)據(jù)、做出決策、基于決策結(jié)果輸出信息等工作。在某些情況下會(huì)實(shí)現(xiàn)簡(jiǎn)單的人機(jī)交互接口如讀取鍵盤(pán)并顯示結(jié)果。處理需求、同時(shí)產(chǎn)生需求,以現(xiàn)在的標(biāo)準(zhǔn)來(lái)看似乎微不足道。現(xiàn)代嵌入式系統(tǒng)通常需要處理和分析十億字節(jié)級(jí)的海量數(shù)據(jù),而且常常在確定性和低延時(shí)運(yùn)算上還有一些額外要求。許多應(yīng)用還要求系統(tǒng)在滿足相關(guān)行業(yè)標(biāo)準(zhǔn)的同時(shí)可靠符合可靠性和安全性要求。

        本文引用地址:http://www.104case.com/article/201605/291731.htm

          目前,似乎還不可能在單一處理器上同時(shí)滿足處理高帶寬數(shù)據(jù)、執(zhí)行系統(tǒng)應(yīng)用程序、響應(yīng)實(shí)時(shí)請(qǐng)求并滿足行業(yè)安全標(biāo)準(zhǔn)。然而,多核異構(gòu)芯片卻可以實(shí)現(xiàn)這些功能。這樣的設(shè)備具有多個(gè)處理單元,每一個(gè)單元都有能力負(fù)責(zé)處理一個(gè)或多個(gè)前述需求,我們稱(chēng)這樣的設(shè)備為異構(gòu)處理系統(tǒng)。

          1 什么是異構(gòu)多處理呢?

          一個(gè)異構(gòu)多處理系統(tǒng)由不同類(lèi)型的多個(gè)單核心或多核心處理器構(gòu)成,異構(gòu)多核處理系統(tǒng)最簡(jiǎn)單的形式是由一個(gè)多核處理器和GPU組成。然而,現(xiàn)代科技讓一顆芯片上的異構(gòu)多處理系統(tǒng)包含以下模塊:

         ?、俣嗪藨?yīng)用處理器(Multicore Applications Processors);

          ②多核圖形處理器(Multicore Graphics Processors;

         ?、鄱嗪藢?shí)時(shí)處理器(Multicore Real-Time Processors);

         ?、芷脚_(tái)管理單元(Platform Management Unit);

         ?、菖渲煤桶踩到y(tǒng)(Configuration and Security Unit);

         ?、拊?a class="contentlabel" href="http://www.104case.com/news/listbylabel/label/FPGA">FPGA可編程邏輯上實(shí)現(xiàn)特定多核處理器。

          本文所引用的異構(gòu)多核處理系統(tǒng)包括上述的多個(gè)分類(lèi)。使用邏輯實(shí)現(xiàn)多核處理器的優(yōu)勢(shì)是:它可以創(chuàng)建自定義特殊應(yīng)用處理器,通過(guò)并行Pipes和多Pipeline stages來(lái)實(shí)現(xiàn)二維并行數(shù)據(jù)處理,使得在一個(gè)時(shí)鐘周期里可以完成大量的計(jì)算。

          多核處理器可以設(shè)計(jì)用來(lái)執(zhí)行通用計(jì)算或者是專(zhuān)用計(jì)算。和通用處理器執(zhí)行相同功能相比較,專(zhuān)用計(jì)算在減小硅片封裝、提高單時(shí)鐘周期吞吐率、低功耗的同時(shí)能實(shí)現(xiàn)數(shù)據(jù)優(yōu)化處理。

          2 含可編程邏輯的異構(gòu)處理系統(tǒng)演變

          Xilinx在2002年推出了第一款帶PowerPC405應(yīng)用處理器的,在接下來(lái)的FPGA里,Xilinx在單片內(nèi)集成了更高性能的PowerPC單核或雙核處理器。不像現(xiàn)今產(chǎn)品代的器件處理系統(tǒng)是一個(gè)集成的ASSP(包含處理器、互聯(lián)、存儲(chǔ)控制器和外設(shè)),早期產(chǎn)品需要大量的FPGA資源將各部分資源連接在一起形成一個(gè)ASSP-like的解決方案。

          2011年,Xilinx推出了Zynq-7000系列高集成度的器件,它集成了 Cortex-A9 MPCore處理器、互聯(lián)單元、內(nèi)存控制器、外設(shè)以及基于Xilinx 7系列FPGA的可編程邏輯。有人肯能會(huì)認(rèn)為Zynq-7000系列是第一代“異構(gòu)多處理”系統(tǒng),因?yàn)槠系目删幊踢壿嬍沟脛?chuàng)建和使用專(zhuān)用處理單元成為現(xiàn)實(shí)。

          3 含可編程邏輯的最新一代異構(gòu)處理系統(tǒng)

          2015年,Xilinx發(fā)布并且開(kāi)始供貨新一代異構(gòu)多處理器件Zynq UltraScale+ MPSoC。之前的器件集成了可編程邏輯和一個(gè)或多個(gè)應(yīng)用處理器,Zynq UltraScale+ MPSoC器件集成了:

         ?、俣嗪藨?yīng)用處理器:四核 Cortex-A53應(yīng)用處理器;

         ?、诙嗪藞D形處理器:雙核 Mali-400圖形處理器;

          ③多核實(shí)時(shí)處理器:雙核ARM Cortex-R5實(shí)時(shí)處理器,可同步運(yùn)行安全性要求苛刻的應(yīng)用;

          ④平臺(tái)管理單元:一致性三冗余處理器用于power、錯(cuò)誤管理和功能安全管理;

         ?、菖渲煤桶踩珕卧阂恢滦匀哂嗵幚砥饔糜谙到y(tǒng)配置和安全管理;

          ⑥FPGA可編程邏輯:用戶(hù)可編程邏輯用于定制處理器、處理單元和外設(shè)。

            

         

          多核應(yīng)用處理器是傳統(tǒng)的用于通用計(jì)算的重負(fù)載處理器。這些處理器一般工作在SMP模式,運(yùn)行一個(gè)Linux或Andriod操作系統(tǒng),當(dāng)然也支持虛擬管理運(yùn)行多操作系統(tǒng)。

          圖形處理單元是繼浮點(diǎn)運(yùn)算單元之后最流行的協(xié)處理器。GPU從應(yīng)用處理器分擔(dān)圖形處理負(fù)載,實(shí)現(xiàn)復(fù)雜的用戶(hù)界面和復(fù)雜的圖形渲染。對(duì)Andriod或Windows CE之類(lèi)的操作系統(tǒng)而言,這些都是必須的基本功能。通用目的GPU(GPGPU)除了圖形處理,還可以勝任數(shù)據(jù)陣列通用計(jì)算。

          實(shí)時(shí)處理器可以低延時(shí)響應(yīng)事件,和應(yīng)用處理器比較通常也更具確定性。在大多數(shù)情況下會(huì)運(yùn)行支持低延時(shí)中斷處理和確定性應(yīng)答的實(shí)時(shí)操作系統(tǒng)。在功能安全性應(yīng)用中,實(shí)時(shí)處理器通常會(huì)運(yùn)行在雙核鎖步模式下,這樣可以檢測(cè)雙處理器中一個(gè)處理器出現(xiàn)的錯(cuò)誤。

          平臺(tái)管理單元負(fù)責(zé)管理關(guān)鍵的系統(tǒng)功能和服務(wù)。這些功能包括系統(tǒng)錯(cuò)誤處理、功耗管理和功能安全任務(wù)等。作為系統(tǒng)的心臟,該單元不容失敗。因此,這里使用了包含表決邏輯的三冗余處理器,這使得即使有一個(gè)處理器核發(fā)生錯(cuò)誤事件,子系統(tǒng)也可以繼續(xù)運(yùn)行。

          配置和安全單元負(fù)責(zé)系統(tǒng)配置,包括加載處理器第一級(jí)Bootloader、可編程邏輯的配置bit stream,程序代碼和bit文件均有可選的加密認(rèn)證和解密功能。配置和安全單元還可提供持續(xù)的安全監(jiān)控,比如過(guò)壓或欠壓、低溫或高溫、試圖提取系統(tǒng)信息訪問(wèn)等。

          片上可編程邏輯為異構(gòu)處理帶來(lái)了充分的靈活性??梢酝ㄟ^(guò)添加額外的現(xiàn)成的軟核來(lái)處理特殊應(yīng)用的計(jì)算任務(wù),也可以在不同層級(jí)添加多pipeline和多pipeline stage自定義軟核實(shí)現(xiàn)數(shù)據(jù)流的大規(guī)模并行處理。


        上一頁(yè) 1 2 下一頁(yè)

        關(guān)鍵詞: ARM FPGA

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉
        主站蜘蛛池模板: 涿鹿县| 灵台县| 利津县| 梁平县| 中西区| 福州市| 岳阳市| 张家港市| 奇台县| 锦屏县| 吉木乃县| 神池县| 喀什市| 襄垣县| 满洲里市| 平顶山市| 长沙市| 招远市| 鞍山市| 容城县| 栾城县| 米泉市| 西峡县| 壶关县| 莫力| 黄梅县| 芮城县| 阆中市| 娄烦县| 卢氏县| 云林县| 尚志市| 邵阳县| 黔南| 辽阳市| 郓城县| 宜州市| 札达县| 银川市| 敖汉旗| 巴彦淖尔市|