新聞中心

        EEPW首頁 > 測試測量 > 設計應用 > FPGA設計時常用的開發工具

        FPGA設計時常用的開發工具

        作者: 時間:2012-10-09 來源:網絡 收藏

        包括軟件工具和硬件工具兩種。其中硬件工具主要是廠商或第三方廠商開發的開發板及其下載線,另外還包括示波器、邏輯分析儀等板級的調試儀器。在軟件方面,針對FPGA設計的各個階段,FPGA廠商和EDA軟件公司提供了很多優秀的EDA工具。如何充分利用各種工具的特點,如何進行多種EDA工具的協同設計,對FPGA的開發非常重要。

        本文引用地址:http://www.104case.com/article/193104.htm

        充分利用各種EDA工具的優點,能夠提高系統性能和開發效率。FPGA開發可能使用的軟件工具如下:

        xilinx

        1)ISE    集成開發環境,硬件設計工具

        2)EDK   嵌入式系統,硬件到軟件設計的整個嵌入式系統設計

        3)System Generator   數字信號處理開發軟件,利用Simulink建模和仿真環境來實現FPGA設計

        4)ChipScope   嵌入式邏輯分析儀用于在上板測試過程中采集并觀察芯片內部信號,以便于調試

        Altera

        1)Quartus II   集成環境開發,可以完成從設計輸入到硬件配置的完整PLD設計流程

        2)SOPC Builder   嵌入式系統,是一個建立、開發、維護系統的平臺

        3)MAX+PLUS II   開發工具,供了一種與結構無關的設計環境,是設計者能方便地進行設計輸入、快速處理和器件編程

        4)DSP Builder  數字信號處理開發軟件,系統級設計工具的算法開發、仿真和驗證功能與VHDL綜合、仿真和Altera開發工具整合

        5)Signaltap II  嵌入式邏輯分析儀,功能強大且極具實用性的FPGA片上debug工具軟件

        Lattice

        1)Isplever  集成開發環境;提供設計輸入、HDL綜合、驗證、器件適配、布局布線、編程和在系統設計調試

        2)ispLEVER Starter  Lattice公司的免費PLD開發軟件,支持600個宏單元以下的Lattice芯片的設計

        Actel

        1)Libero IDE   集成開發環境,擁有設計分析和時序收斂的嶄新功能,并同時實現更高性能

        2)Mentor Graphics MODELsim   仿真軟件,是單內核支持VHDL和Verilog混合仿真的仿真器

        Aldec

        1)ActiveHDL  一套不錯的VHDL/VerilogHDL仿真軟件仿真軟件

        Synplicity

        1)Synplify   綜合軟件,基于FPGA的ASIC原型驗證綜合工具,可優化設計結果



        關鍵詞: FPGA 計時 開發工具

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 台湾省| 安图县| 桂平市| 怀仁县| 康马县| 德化县| 波密县| 宜丰县| 石嘴山市| 杭州市| 莒南县| 营山县| 峨边| 游戏| 靖江市| 临沭县| 抚远县| 平度市| 大田县| 澄迈县| 东至县| 松原市| 滦平县| 陕西省| 耒阳市| 本溪市| 永平县| 章丘市| 红桥区| 洛川县| 阳城县| 岳池县| 北安市| 十堰市| 伊宁市| 乌兰浩特市| 奇台县| 北辰区| 昔阳县| 扬州市| 佳木斯市|