新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > CLKDLL使用帶來的思考

        CLKDLL使用帶來的思考

        作者: 時間:2011-03-08 來源:網絡 收藏

        一直以為DCM和DLL說得都是一個東西,使用了才知道Xilinx的時鐘管理策略還真得蠻多的,雖說基本的原理上都有點大同小異。

        本文引用地址:http://www.104case.com/article/191326.htm

          

          圖1

          先說DCM,字面上理解就是數字時鐘管理單元,主要完成時鐘的同步、移相、分頻、倍頻和去抖動等。而DLL是數字延遲鎖相環的意思,是通過長的延時線達到對時鐘偏移量的調節,而這個調節是通過比對反饋回來的時鐘信號實現同步輸出的。DCM實際上不止DLL結構這么簡單,它還包括了DFSDPSDSS等組件。官方的說法如下:

          The digital clock manager (DCM) component implements a clock delay locked loop (DLL), a digital frequency synthesizer (DFS), digital phase shifter (DPS), and a digital spread spectrum (DSS).

          Xilinx早期的Virtex器件不提供DCM資源,只有,這個實現的時鐘輸出相對單一,但是基本的時鐘偏斜的優化效果還是可以達到的。簡單的插入語言模板進行例化就可以了。需要注意的是時鐘反饋信號CLKFB不能夠直接和時鐘輸出CLK0連接,必須讓CLK0先BUFG一下。可以如下進行例化(不使用的時鐘可以空著):

           #(

          .CLKDV_DIVIDE(2.0), // Divide by: 1.5,2.0,2.5,3.0,4.0,5.0,8.0 or 16.0

          .DUTY_CYCLE_CORRECTION(TRUE), // Duty cycle correction, TRUE or FALSE

          .FACTORY_JF(16'hC080), // FACTORY JF Values

          .STARTUP_WAIT(FALSE) // Delay config DONE until DLL LOCK, TRUE/FALSE

          )

          CLKDLL_inst (

          .CLK0(clk0), // 0 degree DLL CLK output

          .CLK180(clk180), // 180 degree DLL CLK output

          .CLK270(clk270), // 270 degree DLL CLK output

          .CLK2X(clk2x), // 2X DLL CLK output

          .CLK90(clk90), // 90 degree DLL CLK output

          .CLKDV(clkdv), // Divided DLL CLK out (CLKDV_DIVIDE)

          .LOCKED(locked), // DLL LOCK status output

          .CLKFB(clk00), // DLL clock feedback

          .CLKIN(clk), // Clock input (from IBUFG, BUFG or DLL)

          .RST(!rst_n) // DLL asynchronous reset input

          );


        上一頁 1 2 3 4 5 下一頁

        關鍵詞: CLKDLL 帶來

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 微山县| 汉中市| 水城县| 分宜县| 周宁县| 嵊泗县| 疏勒县| 广州市| 泊头市| 涡阳县| 额敏县| 邻水| 瑞丽市| 介休市| 灵宝市| 荔浦县| 贡嘎县| 曲靖市| 稻城县| 翁源县| 咸宁市| 寻乌县| 平度市| 娱乐| 耿马| 广安市| 十堰市| 宾阳县| 全椒县| 宁蒗| 罗山县| 普兰店市| 金平| 金川县| 灵璧县| 应城市| 彰化县| 临西县| 黄冈市| 德昌县| 中卫市|