新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的視頻采集與顯示模塊設(shè)計

        基于FPGA的視頻采集與顯示模塊設(shè)計

        作者: 時間:2011-03-09 來源:網(wǎng)絡(luò) 收藏

          3 參數(shù)設(shè)置

          本系統(tǒng)采用640×480 像素顯示, 刷新率為60Hz模式, 像素時鐘為25MHz。在VGA水平時序中, 每行包括800像素點, 其中640為有效顯示脈沖, 160為行消隱區(qū); 而在VGA垂直時序中, 每場525行, 其中480有效, 45行為場消隱。其具體參數(shù)如下:


        12.jpg


          4 結(jié)束語

          本文介紹的圖像采集和設(shè)計簡單,成本較低。由于其用高效硬件描述語言構(gòu)成, 故其處理效率高, 具有很好的實用特性。


        上一頁 1 2 3 4 下一頁

        關(guān)鍵詞: FPGA 視頻采集 顯示模塊

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 鄯善县| 德昌县| 梓潼县| 万盛区| 彭泽县| 南昌县| 古交市| 达尔| 武平县| 彰化市| 青岛市| 福清市| 德格县| 滦平县| 民权县| 曲靖市| 墨竹工卡县| 德保县| 南靖县| 广丰县| 九台市| 阿尔山市| 新巴尔虎左旗| 芦山县| 东乡县| 拜泉县| 正定县| 梅河口市| 大同市| 禹州市| 涟水县| 广汉市| 乌兰浩特市| 易门县| 东乡| 芜湖县| 修文县| 怀仁县| 龙海市| 诸城市| 尉氏县|