新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > FPGA實現時分多址的一種改進型方法

        FPGA實現時分多址的一種改進型方法

        作者: 時間:2011-03-17 來源:網絡 收藏

        3.JPG
        在端口A輸入時鐘clk3072的每個下降沿,端口A輸入地址AddrIn都遞增1,則在elk3072的上升沿,根據例化的雙口RAM的IP核,端口A的四路輸入數據將存儲進相應的地址空間中。

        4.JPG

        5.JPG
        在端口B輸入時鐘elk12288的每個下降沿,端口B輸入地址AddrOut都遞增1,則在elk12288的上升沿,根據例化的雙口RAM的IP核,相應的地址空間中的數據將通過Dout被讀出來。
        6.JPG
        依次將輸出數據以的幀格式傳輸出去。



        關鍵詞: FPGA 時分 多址 改進型

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 盘山县| 舟山市| 昌图县| 高雄市| 资兴市| 辰溪县| 大城县| 寿宁县| 和林格尔县| 两当县| 肇东市| 阳东县| 阜康市| 兰坪| 珲春市| 神农架林区| 察哈| 内江市| 辉南县| 旅游| 错那县| 麻栗坡县| 武宣县| 开平市| 大田县| 本溪市| 华亭县| 茶陵县| 滦平县| 泸水县| 孙吴县| 武穴市| 通州市| 祁东县| 永登县| 保靖县| 措勤县| 通州区| 进贤县| 宜州市| 德昌县|