新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > FPGA實現時分多址的一種改進型方法

        FPGA實現時分多址的一種改進型方法

        作者: 時間:2011-03-17 來源:網絡 收藏

        3.JPG
        在端口A輸入時鐘clk3072的每個下降沿,端口A輸入地址AddrIn都遞增1,則在elk3072的上升沿,根據例化的雙口RAM的IP核,端口A的四路輸入數據將存儲進相應的地址空間中。

        4.JPG

        5.JPG
        在端口B輸入時鐘elk12288的每個下降沿,端口B輸入地址AddrOut都遞增1,則在elk12288的上升沿,根據例化的雙口RAM的IP核,相應的地址空間中的數據將通過Dout被讀出來。
        6.JPG
        依次將輸出數據以的幀格式傳輸出去。



        關鍵詞: FPGA 時分 多址 改進型

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 教育| 鄯善县| 海晏县| 奉贤区| 汉川市| 四平市| 酒泉市| 濉溪县| 内黄县| 高尔夫| 伊金霍洛旗| 渭南市| 湘西| 扶余县| 潜山县| 淄博市| 上林县| 兴仁县| 靖西县| 商河县| 卢龙县| 宕昌县| 忻城县| 南平市| 突泉县| 赫章县| 沈阳市| 昌宁县| 昆山市| 鹤山市| 乌拉特中旗| 白城市| 西峡县| 冕宁县| 翁牛特旗| 乳山市| 淅川县| 灵川县| 临桂县| 修文县| 文昌市|