新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FIash和JTAG接口的FPGA多配置系統(tǒng)

        基于FIash和JTAG接口的FPGA多配置系統(tǒng)

        作者: 時間:2011-04-15 來源:網(wǎng)絡 收藏


        3 方案的設計實現(xiàn)
        本方案的所有控制邏輯設計用一片Xilinx Spartan II系列XC2S200型器件實現(xiàn)。采用Spansion公司的NOR Flash存儲器來存放配置文件,其型號為S29GL512N,容量為512 Mb。系統(tǒng)總體框圖如圖3所示。上位機軟件包括Flash燒寫工具和串口工具。燒寫配置文件時,F(xiàn)lash燒寫工具通過下載線向控制傳輸指令及配置碼流,同時串口工具通過串口向控制發(fā)送配置文件地址,完成配置文件存放區(qū)間的切換;配置FPGA時,串口工具通過串口向控制FPGA發(fā)送配置文件地址及重配置信號,完成配置文件的切換。若實際應用中配置文件過多,還可組成Flash存儲器陣列來增加存儲深度。

        本文引用地址:http://www.104case.com/article/191234.htm

        d.JPG


        3.1 設計的FPGA實現(xiàn)
        控制FPGA實現(xiàn)的邏輯控制功能包括與上位機軟件iMPACT和串口工具通信、燒寫Flash以及配置FPGA器件。基于模塊化的設計思想將具體功能分解成多個模塊,如圖3所示,數(shù)據(jù)與地址通道上的下標為其通道寬度。各模塊作用如下:
        ①RS232模塊接收來自串口工具的配置文件地址及重配置信號,配置文件地址譯碼后得到對Flash存儲器進行各種操作時的起始地址,重配置信號則用來觸發(fā)FPGA配置文件的切換。
        模塊包括JTAG模塊、數(shù)據(jù)緩存模塊及燒寫控制模塊。JTAG接收JTAG下載線上的JTAG指令和數(shù)據(jù)后,若為FERASE或FPGM指令則向燒寫控制模塊發(fā)送擦除或燒寫信號,若為FDATA0指令則接收TDI上的串行數(shù)據(jù)并存入數(shù)據(jù)緩存模塊中。數(shù)據(jù)緩存模塊利用片內BRAM來實現(xiàn),可存放一幀配置碼流。燒寫控制模塊接收到擦除信號后,產(chǎn)生擦除命令和操作地址并發(fā)往狀態(tài)選擇模塊;接收到燒寫信號后,從數(shù)據(jù)緩存模塊讀取配置碼流,產(chǎn)生的寫命令、操作地址發(fā)往狀態(tài)選擇模塊,操作數(shù)據(jù)則直接發(fā)往Flash控制器。
        ③FPGA配置模塊接收到來自RS232接口模塊的起始地址和重配置信號后,先向待配FPGA器件發(fā)送初始化信號,等待初始化完成后向狀態(tài)選擇模塊連續(xù)發(fā)送讀命令和操作地址,并利用從Flash控制器返回的配置碼流來配置FPGA器件。
        ④狀態(tài)選擇模塊根據(jù)外部的燒寫/配置信號選擇Flash控制器的輸入,從而決定控制FPGA目前處于燒寫Flash存儲器狀態(tài)還是配置FPGA器件狀態(tài)。若為“0”,則輸入燒寫控制模塊產(chǎn)生的命令和地址,控制FPGA處于燒寫Flash存儲器狀態(tài);若為“1”,則輸入配置控制模塊產(chǎn)生的命令和地址,控制FPGA處于配置FPGA器件狀態(tài)。
        Flash控制器響應這些輸入的命令、操作地址和數(shù)據(jù),產(chǎn)生與命令相對應的Flash存儲器控制時序,并返回Flash存儲器的數(shù)據(jù)輸出。
        3.2 性能實際測試
        本方案處于編程模式時,系統(tǒng)能夠通過JTAG接口和串口與上位機軟件進行正常的通信,在加載合適的配置文件后,可以完成Flash存儲器的擦除和燒寫操作,實測燒寫速度為160 Kb。需要燒寫多個配置文件時,通過串口工具發(fā)送配置文件地址,即可對不同的Flash空間進行操作。
        處于配置模式時,以Virtex系列中XCV1000型FPGA為配置對象,其配置文件大小約為5.84 Mb,實測一次配置時間為60 ms,計算得知配置速度約為97 Mb/s,遠大于System ACE解決方案的30 Mb/s。如需切換不同的配置文件,從串口工具發(fā)送配置文件地址及重配置信號,即可實現(xiàn)多個配置文件的實時切換。

        結語
        本文分析了各種傳輸協(xié)議接口以及System ACE多配置解決方案的優(yōu)缺點,根據(jù)實際應用需求,提出了一種基于大容量NOR Flash并利用JTAG接口完成配置碼流下載的FPGA多配置系統(tǒng)解決方案。本系統(tǒng)采用Flash存儲器替代配置用PROM或CF卡,節(jié)省了硬件成本和空間,且理論上可以支持不限數(shù)量的配置文件切換,對FPGA的配置速度也達到了System ACE方案的3倍以上。


        上一頁 1 2 3 下一頁

        關鍵詞: FIash JTAG FPGA 接口

        評論


        相關推薦

        技術專區(qū)

        關閉
        主站蜘蛛池模板: 揭东县| 鄯善县| 漳浦县| 高邑县| 乌兰浩特市| 平顺县| 红原县| 甘德县| 睢宁县| 伊宁市| 漾濞| 郎溪县| 宁波市| 临泉县| 双牌县| 罗平县| 咸阳市| 渭南市| 蓬溪县| 宣城市| 荃湾区| 榕江县| 凌云县| 建平县| 黄浦区| 涞水县| 班玛县| 桐乡市| 竹北市| 民权县| 林西县| 桂阳县| 恭城| 当涂县| 富源县| 平泉县| 七台河市| 天等县| 香河县| 晋州市| 化德县|