新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的MSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

        基于FPGA的MSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

        作者: 時(shí)間:2012-04-26 來源:網(wǎng)絡(luò) 收藏


        2 主要模塊的實(shí)現(xiàn)
        2.1 串/并轉(zhuǎn)換的實(shí)現(xiàn)
        順序輸入的二進(jìn)制信息經(jīng)過串/并變換器,變換成速率減半的雙比特序列,可采用兩個(gè)D觸發(fā)器來實(shí)現(xiàn),其原理如圖2所示。其中DFFin st和DFFinst3構(gòu)成一個(gè)兩位移位寄存器,將串行輸入信號變成并行輸出信號:DFFinst4和NOTinst8構(gòu)成二分頻器,實(shí)現(xiàn)速率減半;DFFinst1和DFFinst2為鎖存器,使信號同步輸出。圖3為串/并變換器S_P的仿真結(jié)果,其中AB為變換后的雙比特碼元。由圖可以看出,當(dāng)輸入DataAB為01010101時(shí),在延時(shí)約80 ns后,輸出DataA為0000,DataB為1111。

        本文引用地址:http://www.104case.com/article/190460.htm

        a.JPG


        2.2 差分編碼器的實(shí)現(xiàn)
        差分編碼器的功能就是實(shí)現(xiàn)絕對碼變換為相對碼,在相碼中,1、0分別用相鄰碼元電平是否發(fā)生跳變來表示。若用相鄰電平發(fā)生跳變來表示碼元1,則稱為傳號差分碼,記做NRZ碼。絕對碼-相對碼之間的關(guān)系為:bk=ak⊕bk-1 (7)
        采用VHDL設(shè)計(jì)的主體代碼如下:
        j.JPG
        m.JPG



        關(guān)鍵詞: FPGA MSK 制器設(shè)計(jì)

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉
        主站蜘蛛池模板: 保康县| 安达市| 武安市| 大足县| 贵港市| 静安区| 乌拉特前旗| 林西县| 桂阳县| 凤山县| 皋兰县| 佛学| 诸暨市| 芒康县| 新巴尔虎右旗| 扎鲁特旗| 柳江县| 武定县| 英德市| 芒康县| 佛山市| 桑植县| 珲春市| 两当县| 重庆市| 芮城县| 葫芦岛市| 华蓥市| 扶沟县| 克拉玛依市| 弥勒县| 河曲县| 高州市| 芜湖县| 康定县| 外汇| 花莲县| 喀喇沁旗| 郎溪县| 青神县| 米林县|