新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于IP核的FIR低通濾波器的設計與實現

        基于IP核的FIR低通濾波器的設計與實現

        作者: 時間:2012-11-08 來源:網絡 收藏

        0.引言

        (Finite Impulse Response,有限沖擊響應)數字濾波器具有穩定性高、可以實現線性相位等優點,廣泛被應用于信號檢測與處理等領域[1,2]。由于FPGA(Field Programmable Gate Array,現場可編程門陣列)基于查找表的結構和全硬件并行執行的特性,如何用FPGA 來實現高速 數字濾波器成了近年來數字信號處理領域研究的熱點。目前,全球兩大PLD 器件供應商都提供了加速FPGA 開發的IP(IntelligentProperty,知識產權)核[3]。本文在Altera 公司的 數字濾波器IP 核的基礎上,設計了基于分布式算法的FIR數字

        本文引用地址:http://www.104case.com/article/189776.htm

        1.基于DSP Builder的設計流程

        圖1 是基于DSP Builder 開發DSP 系統的設計流程[4,5]。首先調用DSP Builder 工具包中的元件構建電路模型。電路模型建立以后再進行系統級的仿真。仿真通過以后運行SignalCompiler 將模型文件轉化成RTL 級的VHDL 代碼。轉化成功以后,再調用VHDL 綜合器進行綜合生成底層網表文件。然后調用QuartusII 進行編譯,QuartusII 根據網表文件及設置的優化約束條件進行布線布局和優化設計的適配,最后生成編程文件和仿真文件。生成的POF/SOF FPGA 配置文件用于對目標器件的編程配置和硬件實現。仿真文件主要是用于QuartusII 的門級仿真文件和用于ModelSim 的時序仿真文件和VHDL 仿真激勵文件,用于實時測試DSP系統的工作性能。

        圖1 基于DSP Builder 的設計方法


        上一頁 1 2 3 下一頁

        關鍵詞: FIR IP核 低通濾波器

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 泰州市| 沙河市| 龙山县| 福清市| 清水县| 天门市| 绍兴市| 尉氏县| 新乐市| 黑河市| 分宜县| 阿克苏市| 易门县| 威宁| 安康市| 天峻县| 龙胜| 河源市| 新乡县| 东乡| 长顺县| 南京市| 米脂县| 文登市| 精河县| 安溪县| 墨竹工卡县| 郧西县| 临汾市| 芦溪县| 武宣县| 芒康县| 丹东市| 安康市| 马公市| 大名县| 温泉县| 三都| 疏附县| 本溪| 平塘县|