基于LabVIEW的數字虛擬芯片構建方法及應用
圖2中2個圖標為同一VI在LabVIEW中的2種不同顯示方式,且2個圖標為同一VI分別以不同文件名保存的2個文件。(程序完全相同)
2.2 基于虛擬JK觸發器及LabVIEW虛擬“邏輯門”構
虛擬儀器LabVIEW中的邏輯運算VI,可以完成各種基本邏輯運算,在仿真數字邏輯電路時可當作虛擬的“門電路”直接使用,部份圖標如圖3所示。
集成計數器74161的內部邏輯圖如圖4所示。本文引用地址:http://www.104case.com/article/187758.htm
它是4位二進制同步加法計數器,有異步清零、預置數端子和兩個使能控制端子,各端子的含義如下:
(1)RD:異步清零端,低電平有效
(2)LD:預置數使能控制端,低電平有效
(3)預置數據輸入端:A、B、C、D
(4)CP;時鐘輸入端,上升沿有效
(5)狀態輸出端:QA~QD
(6)RCO:進位輸出
74161的邏輯功能:
(1)異步清零功能:當RD=0時,不管其余輸入端狀態如何,計數器均被置零,且不受CP控制,故稱為“異步清零”。
(2)同步并行預置數功能:當RD=1且LD=0時,每一個有效CP都將A、B、C、D輸入端的數據傳送至QA~QD狀態端子接收。
(3)狀態數據保持功能:當RD=LD=1,且ET·EP=0時,無論CP有無,計數器處于保持狀態(QA~QD保持不變)。保持狀態分2種情況:
EP=0,ET=1:進位輸出RCO保持不變;ET=O,無論EP為何值,進位輸出RCO=0。
(4)計數功能:當RD=LD=EP=ET=1時,電路處于正常的加法計數狀態。
根據74161邏輯圖,編制相應的LabVIEW后面板,結果如圖5所示。從圖5中可以看出,對應很好。
保留并定義所有輸入端和輸出端子,編輯圖標,將程序保存為子VI,稱之為虛擬74161芯片,其VI圖標及連線端口如圖6所示。
評論