一種數模信號轉換的實際案例介紹(三)
第6步:根據設計目標檢查解決方案總噪聲
本文引用地址:http://www.104case.com/article/186058.htm充分了解所設計電路中的各種誤差源是極其重要的。為了獲得最佳SNR,我們需要寫出前述方案的總噪聲方程。方程如公式1:
我們可算出運算放大器輸入端的總噪聲,并確保其低于41.6 nV/rtHz,一如我們所預期的那樣。方程如公式2:
為了在整個帶寬上對總噪聲進行積分,我們可看到在濾波器帶寬上的ADC輸入端的總噪聲是3.05μV,低于設計所需的4.16μV。由于AD8641的轉折頻率低于100 Hz,故此例中的低頻噪聲(1/f)可忽略不計。程如公式3:
保持良好的信噪比需要關注信號路徑中每一處細節的噪聲,并有良好的PCB布局。避免在任何ADC下方布設數字線路,否則會將噪聲耦合至芯片管芯,除非在ADC下方鋪一個接地層用作屏蔽。諸如CNV或時鐘之類的快速開關信號不應靠近模擬信號路徑。應避免數字信號與模擬信號交疊。
公式1
公式2
公式3
第7步:運行模擬并驗證
剛開始驗證電路設計時,使用Pspice宏模型(可從ADI網站下載)比較合適。快速模擬顯示出我們為解決方案所設計的信號帶寬。圖5顯示了位于AD7685輸入端可選RC濾波器之前和之后的響應。
如圖6所示,10-kHz帶寬上的總輸出噪聲接近31μV rms,略低于41μV rms的設計目標。在量產之前需要制作原型并驗證整套解決方案。
圖6 圖3所示電路的噪聲響應模擬
總結
如今許多設計要求低功耗、低成本,而許多系統既負擔不起最昂貴的器件,也無法承受低噪聲器件的更高功耗。為了從信號調理電路得到最低的本底噪聲和最佳性能,設計者必須了解元件級別的噪聲源。保持良好的信噪比需要關注信號路徑每一處細節的噪聲。通過遵循以上步驟,便可成功調理小型模擬信號,并使用超高分辨率ADC將其轉換。
相關文章推薦:
評論