新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 貫穿整個IC實現流程的集成化低功耗設計技術

        貫穿整個IC實現流程的集成化低功耗設計技術

        作者: 時間:2010-04-20 來源:網絡 收藏

        工具

        傳統上,單點的分析和優化工具被作為單獨步驟添加到中。這些要么需要采用多個數據庫,要么是將完全不同的數據模型組合進一個數據庫中,不僅帶來了數據轉換問題,同時也使得數據管理工作變得相當煩瑣、耗時且容易出錯。

        不止如此,更嚴重的問題還在于,單點工具在布局后修正缺陷的做法極難完成,特別是修正工作還必須手工進行時更是如此。且分析和修正工作必須不斷重復進行,可能導致代價昂貴的項目延遲。如果分析工作是的其中一個組成部分,那么就能更早地發現問題,給出解決方案,也就能避免了修正工作。

        為什么一款基于單一數據模型的流程是必需的呢?DVFS就是一個很好例子。為確保系統在縮放時仍可正常運作,我們需要一種適用于多操作模式和環境的分析和優化的穩定集成。隨著當今片上系統(SoC)尺寸達到了1億個門極電路,這種分析和優化還必須有效的使用存儲器和降低運行時間。當前行業標準的靜態時序工具是在多模/多角分析日漸普遍使用前開發出來的。現在它們的效率越來越低,而且還需額外且昂貴的硬件和資源。為支持1億門、低系統的生產率需求,創新工作勢在必行。

        未來

        設計需求隨著其重要性的日益突顯,正成為一項研究熱點。

        通過工藝的變化,靜態功耗問題得到了一些解決。例如,人們正在開發可提供近零漏電流和更先進細粒度功率門控的高k(高介電常數)和金屬柵半導體。

        通過異步設計降低動態功耗的研究還在持續進行,可能不久我們就能看到回報了。其主要優勢是去除了恒定開關同步時鐘網絡,從功率、面積和時序角度來看,這能帶來很好效果。遺憾的是,高效并且健壯的自定時邏輯電路的自動生成仍未商業化。 目前應用僅僅局限于隔離的功能塊(GALS),外圍使用異步的方式,而內部依然使用同步電路。

        總結

        只有功耗分析工具全都與工具并行運行才是真正的低功耗環境,其中必須包括綜合、布局布線、時鐘樹綜合、提取、時序和信號完整性分析,且它們全都使用統一數據模型,可以同時訪問分析結果。解決方案必須具有可縮放性,能應對有著更嚴格功率要求的更大型設計,這點至關重要。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 柞水县| 都安| 博湖县| 呼和浩特市| 古蔺县| 万盛区| 油尖旺区| 岳阳县| 扎囊县| 交城县| 民县| 新蔡县| 肥城市| 长寿区| 咸宁市| 揭西县| 监利县| 江阴市| 宽城| 雷波县| 高青县| 涟源市| 交口县| 崇州市| 呼玛县| 平南县| 方正县| 榆中县| 大洼县| 清远市| 淳化县| 东光县| 漳浦县| 涪陵区| 鹤庆县| 甘肃省| 镇坪县| 大同市| 育儿| 四子王旗| 九江市|