新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 基于Atlas的MFIS結構器件電學性能模擬

        基于Atlas的MFIS結構器件電學性能模擬

        作者: 時間:2011-07-13 來源:網絡 收藏


        3.3 絕緣層材料對的影響
        由式(1)可以看出,具有高介電常數εi的絕緣層,能夠使分配在鐵電層上的有效電場增加,從而使鐵電層趨于飽和,產生一個較大的記憶窗口。為研究不同絕緣層材料對相關的影響,利用Arias軟件對采用SiO2、Si3N4、Y2O3、HfO2及CeO2作為絕緣層的的C—V特性及記憶窗口進行了和分析。
        圖4給出了在5 V的應用電壓下,分別采用不同絕緣層材料時MFIS器件的C—V特性及記憶窗口。從圖中可以看出,MFIS器件的C—V曲線隨絕緣層介電常數的增加逐漸變寬,其記憶窗口從0.36 V增大到1.09 V,并逐漸趨于飽和。

        f.JPG


        圖5為不同絕緣層材料時MFIS器件的記憶窗口隨應用電壓的變化。從圖中可以看出,高介電常數為絕緣層jf,MFIS器件的記憶窗口在7 V時達到飽和,而低介電常數為絕緣層時,記憶窗口在15 V時仍未達到飽和。這意味著在一定厚度下,高介電常數的絕緣層能夠使MFIS器件的記憶窗口在一個較低的應用電壓下達到飽和,從而減小工作電壓,使得其與現代集成電路設計工藝相兼容。

        g.JPG



        4 結束語
        利用器件軟件Arias,結合飽和狀態及非飽和狀態下的鐵電極化模型,研究了應用電壓、絕緣層厚度及材料對MFIS器件的C—V特性及記憶窗口的影響。仿真結果表明,增加應用電壓、減小絕緣層厚度及采用高介電常數材料,可以使器件的C—V曲線逐漸變寬,記憶窗口逐漸增大。但是考慮到MFIS器件與現代集成電路的工作電壓的兼容性,以及過薄的絕緣層可能會引起的漏電流,使得采用高介電常數的絕緣材料作為MFIS器件的絕緣層成為一個提高MFIS器件的有效途徑。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 陕西省| 宝鸡市| 昌邑市| 诸暨市| 兴隆县| 南充市| 漳浦县| 阜阳市| 白玉县| 武隆县| 梁河县| 察隅县| 读书| 龙胜| 钟山县| 安达市| 甘孜| 峨眉山市| 梁山县| 务川| 汉川市| 武义县| 汉中市| 新泰市| 天峨县| 花莲市| 宁海县| 乌恰县| 阿合奇县| 南阳市| 阳谷县| 乐山市| 称多县| 扶风县| 玉门市| 紫阳县| 临夏市| 云浮市| 偃师市| 建瓯市| 阿尔山市|