串行A/D與FPGA在微型數據記錄儀中的應用
●控制字并行轉串行模塊
控制字chO,ch1,ch2需要轉化成串行數據,通過din輸入至AD,控制通道選擇,循環輸入控制字則循環選擇3通道。將狀態控制字ch0、ch1、ch2傳輸至寄存器,在DCLK時鐘下降沿,提取第7位(高位),此時數據比較穩定,然后寄存器向左位移。在DCLK時鐘上升沿傳輸至AD,實現控制目的。
●信號采集模塊
A/D轉換器采集數據串行輸入FPGA后,轉換成并行數據,傳輸至系統的數據總線。根據A/D轉換器采樣的基本時序可知,在dout引腳串行輸出數據時,din引腳應保持低電平,為了3個采樣通道近似同步數據采集,在經過24個DCLK時鐘周期,對一個通道數據采集轉換輸出完成后,要在DCLK的第25個時鐘的上升沿,進入第二個通道的采集和轉換。最終實現記錄儀在72個DCLK時鐘周期的狀態循環時序是A/D模塊控制的關鍵。
3 計算機仿真分析與系統實現
系統FPGA使用Actel公司基于FLASH結構單元的芯片,進一步的降低了系統的功耗,縮小了系統的體積,Actel FPGA的集成開發環境Libero集成了仿真工具modelsim。以AD最高采樣頻率為例試驗,仿真時序波形如圖4。
A/D控制模塊中,在“clk_div”高電平時,實現寄存器“shuru”至寄存器“A”的數據傳遞,在“clk_div”低電平實現并行數據到串行數據的轉換,并通過“din輸出,圖4中顯示了“din輸出引腳3個控制字狀態的變化。
示波器顯示din引腳控制字串行輸出三組控制字的循環變化,如圖5。
4 結論
系統運用FPGA電平控制多通道A/D轉換器不同通道的選通,相比較單片機而言,更為穩定可靠,采集數據流完整,使用基于FLASH架構的Actel公司FPGA進一步降低了微型數據記錄儀系統的功耗,同時提高了系統在電磁干擾較強環境的穩定性。
評論