新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 電源完整性設計2

        電源完整性設計2

        作者: 時間:2012-02-07 來源:網絡 收藏

        (8)從系統的角度

        本文引用地址:http://www.104case.com/article/177957.htm

        系統的角度進行去耦

        先插一句題外話,很多人在看資料時會有這樣的困惑,有的資料上說要對每個電源引腳加去耦電容,而另一些資料并不是按照每個電源引腳都加去偶電容來的,只是說在芯片周圍放置多少電容,然后怎么放置,怎么打孔等等。那么到底哪種說法及做法正確呢?我在剛接觸電路設計的時候也有這樣的困惑。其實,兩種方法都是正確的,只不過處理問題的角度不同。看過本文后,你就徹底明白了。

        上一節講了對引腳去耦的方法,這一節就來講講另一種方法,從電源系統的角度進行去耦設計。該方法本著這樣一個原則:在感興趣的頻率范圍內,使整個電源分配系統阻抗最低。其方法仍然是使用去耦電容。

        電源去耦涉及到很多問題:總的電容量多大才能滿足要求?如何確定這個值?選擇那些電容值?放多少個電容?選什么材質的電容?電容如何安裝到電路板上?電容放置距離有什么要求?下面分別介紹。

        電源設計(9)著名的Target Impedance

        著名的Target Impedance(目標阻抗)

        目標阻抗(Target Impedance)定義為:

        1.gif (公式4)

        其中:2.gif 為要進行去耦的電源電壓等級,常見的有5V、3.3V、1.8V、1.26V、1.2V等。 3.gif為允許的電壓波動,在電源噪聲余量一節中我們已經闡述過了,典型值為2.5%。 4.gif為負載芯片的最大瞬態電流變化量。

        該定義可解釋為:能滿足負載最大瞬態電流供應,且電壓變化不超過最大容許波動范圍的情況下,電源系統自身阻抗的最大值。超過這一阻抗值,電源波動將超過容許范圍。如果你對阻抗和電壓波動的關系不清楚的話,請回顧“電容退耦的兩種解釋”一節。

        對目標阻抗有兩點需要說明:

        1 目標阻抗是電源系統的瞬態阻抗,是對快速變化的電流表現出來的一種阻抗特性。

        2 目標阻抗和一定寬度的頻段有關。在感興趣的整個頻率范圍內,電源阻抗都不能超過這個值。阻抗是電阻、電感和電容共同作用的結果,因此必然與頻率有關。感興趣的整個頻率范圍有多大?這和負載對瞬態電流的要求有關。顧名思義,瞬態電流是指在極短時間內電源必須提供的電流。如果把這個電流看做信號的話,相當于一個階躍信號,具有很寬的頻譜,這一頻譜范圍就是我們感興趣的頻率范圍。

        如果暫時不理解上述兩點,沒關系,繼續看完本文后面的部分,你就明白了。

        電源設計(10)需要多大的電容量


        上一頁 1 2 3 4 5 6 7 8 下一頁

        關鍵詞: 設計 完整性 電源

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 乾安县| 上高县| 丹棱县| 竹山县| 积石山| 固镇县| 张家口市| 海阳市| 五寨县| 横山县| 兴安县| 阿尔山市| 白银市| 林芝县| 奉贤区| 南溪县| 香港| 辽阳市| 丰顺县| 迭部县| 乌兰浩特市| 镇坪县| 台北县| 西丰县| 十堰市| 双流县| 台江县| 合江县| 徐闻县| 石嘴山市| 阿瓦提县| 贵州省| 胶州市| 华容县| 余江县| 伊宁县| 宜章县| 高碑店市| 饶平县| 万全县| 邵阳市|