新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 基于FPGA的SOPC系統DAB發射端硬件實現

        基于FPGA的SOPC系統DAB發射端硬件實現

        作者: 時間:2013-06-06 來源:網絡 收藏

        2.1 配置電路

        FPGA芯片按配置速度快慢依次為:

        Active parallel(AP)模式.Fast passiveparallel(FPP)模式.Active serial(AS)模式.Passive serial(PS)模式.另外還有用于調試的Joint Test Action Group(JTAG)模式.本文FPGA同時配置AS模式和JTAG模式.

        根據cycloneIII的數據手冊,配置方案由MSEL引腳決定.當使用AS和JTAG兩種方式時,MSEL[3:0]為“010”.如圖2所示為ATERA給出的AS和JTAG配置電路.

        AS模式是指FPGA的EPCS發出讀取數據的信號,從而把串行FLASH(EPCS系列芯片)的數據讀入FPGA中,實現對FPGA的編程.配置數據通過FPGA的DATA0引腳送入,數據被同步在DCLK輸入上,1個時鐘周期傳送1位數據.本文中選取的配置芯片EPCS16SI8,有16Mbits的存儲空間,可以支持DCLK時鐘工作在20MHz和40MHz.

        JTAG接口是一個業界標準接口,主要用于芯片等功能.ALTERA的FPGA基本上都可以支持JTAG命令來配置FPGA的方式,而且JTAG配置方式比其他任何方式優先級都高.JTAG模式是將配置數據存儲在SRAM,掉電后需重新下載.它與FPGA的接口有4個必需的信號TDI,TDO,TMS和TCK以及1個可選信號TRST構成.

        2.2 外部存儲器電路

        SDRAM比FLASH速度快,比SRAM存儲空間大,在FPGA系統中一般把SDRAM作為NIOS處理器的RAM和程序運行空間.本文中選擇IS42S16100-7T這款SDRAM作為FPGA的外部存儲器.IS42S16100-7T的信號電壓為3.3V,有16Mbits的存儲空間,最大速度可達到143MHz.在SOPC Builder里根據時序參數表設置SDRAM.

        鎖相環相關文章:鎖相環原理


        關鍵詞: 射頻 控制器 測試

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 衡水市| 富顺县| 罗甸县| 翼城县| 大关县| 平顶山市| 桦甸市| 鹰潭市| 兴国县| 漠河县| 麻江县| 江油市| 同心县| 江华| 清水县| 奉化市| 石首市| 岱山县| 虎林市| 互助| 横山县| 鲁山县| 利津县| 康保县| 呈贡县| 沂源县| 屯门区| 芦溪县| 兴和县| 旬阳县| 惠安县| 临夏市| 呼伦贝尔市| 灌南县| 醴陵市| 泽库县| 德令哈市| 永清县| 睢宁县| 荣成市| 同德县|