新聞中心

        EEPW首頁 > 消費電子 > 設計應用 > 基于PCIe總線的航空視頻采集記錄系統的設計

        基于PCIe總線的航空視頻采集記錄系統的設計

        作者: 時間:2012-02-16 來源:網絡 收藏

        3 的邏輯
        在硬件的基礎上,邏輯成為整個性能實現的關鍵。邏輯設計完成整個的時序控制、數據流的與解碼、回放的編碼和橋接口的設計。
        3.1 解碼
        在邏輯設計中,視頻解碼的功能是將DS90LV032所轉換的單端信號解碼后寫入FIFO緩沖,由后續邏輯讀取處理。其邏輯接口的VHDL形式描述如下:

        上層邏輯調用此模塊,每調用一次,配置一個寄存器。所有128個寄存器的配置數據是預先定制的,存放在常量數組中。
        經過初始化后的SAA7121可以正常工作了。此時邏輯應該不斷輸送視頻數據。其邏輯接口可以描述如下:
        i.jpg
        3.3 橋接口設計
        數據高速傳輸主要體現在的實際吞吐量,此為解碼后的數據傳輸的瓶頸。邏輯設計要特別考慮到軟件的方便和高效。接口邏輯設計集中在中斷邏輯和數據傳輸的burst方式上。
        需要傳輸的視頻數據,首先送入一個FIFO,寫入端為32k×16bit,讀出端為16k×32bit,寫入時既適合了視頻數據的寬度,讀出傳輸時又發揮了PCI32-bit的優勢,加快了轉換。中斷邏輯設計如下:
        (1)當寫入數據達到FIFO容量的1/4時,即寫夠4k×32bit時產生中斷。這個條件可根據FIFO的可編程空判斷,亦即PRG1 Empty=‘0’時產生中斷。
        (2)當主機響應中斷,開始讀FIFO數據時撤銷中斷。
        (3) 當本次burst讀結束后,才允許根據條件重新判斷中斷條件。


        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 淳安县| 南昌市| 武山县| 襄汾县| 大同县| 桂东县| 克山县| 密云县| 百色市| 类乌齐县| 大城县| 丰县| 新昌县| 龙川县| 洱源县| 平顺县| 黎川县| 濉溪县| 大埔县| 张家界市| 仪陇县| 东兴市| 深圳市| 濉溪县| 金华市| 隆尧县| 景宁| 玉龙| 驻马店市| 通化县| 海晏县| 茶陵县| 大化| 民权县| 西吉县| 阜平县| 焦作市| 大方县| 两当县| 武宣县| 垫江县|