新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 1553B總線網絡存儲器設計方案

        1553B總線網絡存儲器設計方案

        作者: 時間:2011-08-22 來源:網絡 收藏
        FPGA內部的工作流程如圖3所示。

        本文引用地址:http://www.104case.com/article/155874.htm

        FPGA內部工作流程
        圖3 FPGA內部工作流程

          系統平時處于待機狀態,當命令幀到來時會引起中斷,中斷子程即通過altera_avalon__getframe()解讀命令幀的內容,確定是讀取還是寫入,讀取或寫入數據的長度,數據的特征作為下次讀取的標志,確實無誤后,開始讀取或寫入。

          的管理與其他應用中不同的有兩點:在每次寫入后,必須將寫入的數據作一個標志,以方便以后讀取;另外,還要計算剩余存儲的容量,在下一次需要寫入數據時判斷是否可以容納下本次存儲。的主結點在使用完畢數據后也需要提供信號來清空存儲以釋放資源。


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 招远市| 响水县| 波密县| 吉木乃县| 竹山县| 枣强县| 太仓市| 汝州市| 岱山县| 元阳县| 房产| 呼图壁县| 安陆市| 全州县| 长顺县| 尼勒克县| 凭祥市| 龙海市| 兴安县| 木兰县| 体育| 资阳市| 乐亭县| 桐梓县| 吉水县| 宜良县| 乌海市| 赤壁市| 文山县| 保定市| 方山县| 平阳县| 封开县| 海晏县| 奎屯市| 金塔县| 南投县| 梁河县| 呈贡县| 晋江市| 内乡县|