新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 1553B總線網絡存儲器設計方案

        1553B總線網絡存儲器設計方案

        作者: 時間:2011-08-22 來源:網絡 收藏
        FPGA內部的工作流程如圖3所示。

        本文引用地址:http://www.104case.com/article/155874.htm

        FPGA內部工作流程
        圖3 FPGA內部工作流程

          系統平時處于待機狀態,當命令幀到來時會引起中斷,中斷子程即通過altera_avalon__getframe()解讀命令幀的內容,確定是讀取還是寫入,讀取或寫入數據的長度,數據的特征作為下次讀取的標志,確實無誤后,開始讀取或寫入。

          的管理與其他應用中不同的有兩點:在每次寫入后,必須將寫入的數據作一個標志,以方便以后讀取;另外,還要計算剩余存儲的容量,在下一次需要寫入數據時判斷是否可以容納下本次存儲。的主結點在使用完畢數據后也需要提供信號來清空存儲以釋放資源。


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 彰化县| 辽宁省| 甘南县| 朔州市| 孝感市| 苏尼特左旗| 石景山区| 博湖县| 凌云县| 额敏县| 武陟县| 名山县| 海淀区| 滨海县| 原阳县| 蓝山县| 宜宾市| 南充市| 金华市| 乌审旗| 建阳市| 黑龙江省| 广德县| 高淳县| 杨浦区| 泽普县| 亚东县| 莒南县| 大丰市| 察隅县| 镶黄旗| 梧州市| 双城市| 宁远县| 吐鲁番市| 新巴尔虎右旗| 潞城市| 靖江市| 南昌市| 莱阳市| 宜兰市|