富士通將DFM技術用于其28納米ASIC與混合信號設計
2011年9月19日 — 全球電子設計創新領先企業Cadence設計系統公司 (NASDAQ: CDNS),今天宣布富士通半導體有限公司已經采用Cadence® 簽收可制造性設計 (DFM) 技術,用于其復雜的28納米ASIC及系統級芯片(SoC)混合信號設計。通過采用Cadence DFM技術幫助富士通半導體工程師在開發其高端消費電子產品新一代核心芯片中,確保高良品率、可預測性與更快的硅實現。Cadence的硅實現端到端數字與模擬流程在Virtuoso定制/模擬與Encounter數字流程中提供了DFM in-design技術。
“對市面上的所有供應商進行廣泛評估之后,我們選擇了完整的Cadence DFM系列技術用于我們最高端的ASIC與SoC設計,”富士通半導體有限公司設計平臺開發部System LSI技術主管Hiroshi Ikeda說,“這種可靠的DFM技術讓我們有充足的信心以最快的周轉時間、最高的質量管理復雜的高級28納米芯片生產。而且無縫集成到Cadence Virtuoso和Encounter流程,使我們的設計團隊可以非常直接地在其日常工作中采用和發揮其優勢。”
經過全面的評測之后,富士通半導體公司選擇了Cadence光刻物理分析器、Cadence CMP Predictor和Cadence光刻電子分析器用于其ASIC和SoC設計的28納米in-design物理簽收和多樣性優化。
隨著工藝尺寸縮小到28納米以下,Cadence DFM技術幫助富士通半導體解決精確建模、預測物理及電多變性(布局導致的效應)這些影響芯片良品率與性能的重要挑戰。Cadence in-design DFM簽收工具幫助工程師在數字與定制設計實現時分析這些影響,并修正問題,而不是像過去那樣在設計已經完成,準備流片的時候才進行DFM簽收檢查,這種方法的風險太大、成本太高。
“我們一直集中資源與領先的晶圓廠合作,提供實用的流程,確保諸如富士通半導體這樣的公司能夠充滿自信地設計出復雜的芯片,實現他們達到最高良品率與質量的目標,”Cadence硅實現產品營銷部主管David Desharnais說,“我們已經看到我們的Cadence DFM技術,特別是‘in-design’DFM,正在被眾多頂尖半導體公司全面采用,因為它獲得了多個晶圓廠的認證,能夠高效解決設計鏈中重要的銜接問題。”
Cadence光刻物理分析器應用專屬的功能算法提供了直接明了的可升級能力,這樣就實現了超快的芯片收斂。Cadence CMP Predictor可幫助富士通半導體的工程師通過廣泛的模擬,及早發現其生產工藝中的拓撲變化。富士通半導體設計團隊使用Cadence光刻電子分析器對庫進行分辨與優化,及早發現因布局的不同而產生的變化,從而確保設計符合其計劃的性能指標。
評論