新聞中心

        EEPW首頁 > EDA/PCB > 新品快遞 > MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

        MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

        —— 啟用 FPGA 在環(huán)仿真以使用Simulink對Xilinx FPGA開發(fā)板上的HDL代碼進行驗證
        作者: 時間:2011-06-10 來源:電子產品世界 收藏

                日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級測試臺架的同時,以硬件速度驗證其設計。

        本文引用地址:http://www.104case.com/article/120314.htm

                EDA Simulator Link 支持 HDL 驗證選項全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進一步補充了這一全集。基于 FPGA 的驗證不僅提供了比 HDL 仿真器高得多的運行時性能,而且增強了算法的實際應用效果。

        主要的產品功能包括以下能力:

        • 使用適用于 Spartan 和 Virtex 類設備的 FPGA 開發(fā)板(包括 Virtex-6 ML605 開發(fā)板),驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現。
        • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協同仿真,驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現。
        • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。
         

        圖注:
        EDA Simulator Link 為 Xilinx Virtex6 和 Spartan6 FPGA 開發(fā)板提供了 FIL 仿真支持。



        評論


        相關推薦

        技術專區(qū)

        關閉
        主站蜘蛛池模板: 都江堰市| 凤阳县| 万源市| 肇州县| 通州区| 简阳市| 西和县| 盐源县| 襄垣县| 乌拉特中旗| 微博| 犍为县| 崇礼县| 巴马| 九台市| 天镇县| 正镶白旗| 新巴尔虎左旗| 安龙县| 孟津县| 徐汇区| 天镇县| 东兰县| 湖州市| 门头沟区| 周至县| 鲁山县| 图片| 天等县| 宿迁市| 商洛市| 桐乡市| 株洲县| 万荣县| 成武县| 永善县| 中山市| 汉阴县| 横山县| 出国| 和政县|