新聞中心

        EEPW首頁 > EDA/PCB > 業界動態 > Icera與微捷碼協作開發28納米高性能低功耗SoC設計流程

        Icera與微捷碼協作開發28納米高性能低功耗SoC設計流程

        —— Talus幫助Icera芯片組提高實現吞吐量、降低功耗
        作者: 時間:2010-12-10 來源:中電網 收藏

          芯片設計解決方案供應商微捷碼(Magma)設計自動化有限公司日前宣布,與智能手機和移動寬帶設備軟調制解調器芯片組領域先驅者公司聯合開發面向下一代芯片組的高性能低功耗片上系統(SoC)設計流程。器件被全球原始設備制造商(OEM)廣泛用于為智能手機以及USB存儲器、平板設備和上網本等移動寬帶設備提供超小型、完全基于軟件的多模4G LTE/3G/2G蜂窩調制解調器。Icera選擇微捷碼Talus平臺是因為它所提供的高度集成化流程讓Icera能夠在縮短設計周期的同時解決設計復雜性、改善面積效率并降低功耗。

        本文引用地址:http://www.104case.com/article/115352.htm

          “為了保持在蜂窩調制解調器業務領域的技術領導者地位,Icera不能在性能、功耗或面積效率方面有任何缺失,” Icera公司芯片工程運營副總裁Peter Hughes表示。“Talus平臺的先進技術和緊密集成功能使得Icera能夠達成我們嚴格的功耗和面積目標,同時還可縮短我們下一代軟調制解調器芯片組的上市時間。”

          “Talus平臺最新的增強功能是專為在顯著改善設計師生產率的同時解決日益提高的28納米節點設計復雜性而開發,”微捷碼設計實施業務部總經理Premal Buch表示。“Talus提供了一天處理一百萬個單元級電路的容量,集成了基于Tekton的MX時序引擎來確保時序關聯并加速時序收斂,同時還提供了對先進低功耗設計技術的支持。這些均使得Talus為客戶提供了一條了實現28及28納米以下SoC的清晰途徑。”

          Talus幫助Icera芯片組提高實現吞吐量、降低功耗

          Talus 1.2以高級片上變異(OCV)驅動的全新優化功能可顯著減少傳統流程所需的悲觀設計余量。Icera計劃利用這項功能來改善其軟調制解調器芯片組的性能。不同于其它方案,這項優化功能可貫穿應用于整個Talus流程,從而不僅可提供融合性魯棒性時序,同時還可減少由于OCV而導致的面積增加。采用Talus 1.2,設計師能夠改善芯片關聯,最大程度降低功耗。

          Talus 1.2先進的時鐘門控技術將可幫助客戶大大縮小面積并降低功耗,尤其在時鐘網絡中更是如此,從而可在保持功率成本不超出預算的同時讓其核心的處理功能可以獲得所需的運作頻率。

          此外,Talus提供了貫穿整個流程的時序關聯,而且還通過其源自微捷碼超快速精確的獨立靜態時序分析器——Tekton™的新MX時序引擎提供了時序簽核。擁有Talus在設計流程早期提供的可靠時序數量,設計師能夠貫穿整個流程地做出更好設計決策,對更快達成時序收斂充滿信心。



        關鍵詞: Icera 28納米

        評論


        相關推薦

        技術專區

        關閉
        主站蜘蛛池模板: 北流市| 荔浦县| 镇坪县| 都江堰市| 安康市| 广南县| 平和县| 秦皇岛市| 泸定县| 阿图什市| 麻城市| 澎湖县| 芦溪县| 康马县| 丹凤县| 锦屏县| 江都市| 婺源县| 大冶市| 响水县| 绥宁县| 大同市| 永昌县| 延津县| 密云县| 吉隆县| 丹阳市| 五家渠市| 休宁县| 扎鲁特旗| 延长县| 上饶县| 宜宾县| 井陉县| 孟州市| 拉萨市| 肥东县| 奉节县| 银川市| 阿克陶县| 五原县|