一種多體制通信時間同步算法及其FPGA實現
假設幀同步序列為7階m序列(長度為127),其仿真結果如圖6示。其中,圖6(a)顯示了幀時間同步的過程。在幀同步檢測階段,載波頻偏引起輸入信號幅度的較大范圍變化,并發生反相,通過采用分段相關法,幀同步檢測可以正確完成;而在幀同步確認階段,載波同步等模塊開始工作,頻偏等對接收信號的影響基本消除,幀同步確認模塊可以正確完成預定功能,從而實現幀同步。而圖6(b)顯示了位同步調整過程。在位同步前,本地時鐘上升沿處于接收序列碼元的邊緣(本地時鐘相位不處于最佳判決時刻),超前或滯后時鐘控制下的相關器輸入序列只有一路與本地同步序列對齊,位同步模塊根據兩個相關器的結果對本地時鐘進行調整,直到本地時鐘相位與最佳判決時刻對齊。綜上所述,本文的時間同步算法可以在存在載波頻偏的情況下,很好完成幀同步功能,并同時利用同步序列完成位同步功能,大大縮短了位同步收斂所需的時間。
結語
本文根據新一代無線通信統一平臺需要兼容多種無線通信體制以及采用FPGA完成預處理功能的特點,提出了一種適用于多種無線通信系統且硬件實現簡單的時間同步算法。該算法由幀同步和位同步組成,幀同步和位同步都利用同步序列實現,適用于各種主流無線通信系統。在FPGA上實現了該算法,仿真結果證明了該算法是可行而且有效的,可以滿足平臺對主流無線通信體制的兼容性需求。
參考文獻:
[1] 粟欣,許希斌,姚彥.基于網絡的軟件無線電系統及實現[J].電信科學,2001 (11):31-36
[2] Wang J, Yang Z, Pan C, et al. A combined code acquisition and symbol timing recovery method for TDS-OFDM [J]. IEEE Trans. Broadcast, 2003, 49(3):304-308
[3] 吳震宇,胡波.DMB-TH標準中的一種幀同步與頻偏估計算法[J].復旦學報(自然科學版),2008,47(1):33-39
[4] 張禮勇,楚鶴.數字通信系統中位同步信號提取的FPGA實現[J].哈爾濱理工大學學報,2008,13(6):94-97
[5] 馮文江,侯劍輝.一種適合突發通信的位定時和載波相位捕獲聯合估計算法[J].電路與系統學報,2008;13(1):119-122
[6] Tang S, Peng K, Gong K, et al. Robust frame synchronization for Chinese DTTB system [J]. IEEE Trans. Broadcast., 2008, 54(1): 152-158
數字通信相關文章:數字通信原理
通信相關文章:通信原理
評論