萊迪思推出適用于SERDES 和視頻時鐘分配的開發平臺
萊迪思半導體公司今日發布ispClock 5400D 可編程時鐘器件的評估板,價格為169美元。這款新的評估板是適用于ispClock5400D差分時鐘分配器件的評估和設計的易于使用的開發平臺。該款評估板還可以用于查看5400D器件的性能和在系統編程,或者用作LatticeECP3™ FPGA串行協議或視頻協議評估板的副板或時鐘源。
本文引用地址:http://www.104case.com/article/101175.htm通常,只有帶有LVDS或LVPECL接口的價格昂貴的振蕩器才可用作FPGA SERDES接口應用的參考時鐘源。而現在ispClock5400D器件提供超低抖動差分時鐘輸出,可以用來驅動FPGA、ASSP和ASIC的通用時鐘源以及SERDES參考時鐘源。該評估板演示了如何將低成本的CMOS振蕩器連接到ispClock5400D器件,為XAUI應用或270 MHz SDI視頻應用產生高質量的時鐘。
萊迪思混合信號器件產品經理Shyam Chandra 表示:“新款評估板為使用ispClock5400D器件實現差分時鐘提供了一個優異的開發平臺。該平臺提供了一種快速接口到測試設備平臺的方法,以確保5400D系列較低的周期和相位抖動性能。傳統的時鐘分配IC并不能很好地解決電路板上有關時序問題的設計挑戰;事實上,在許多情況下,解決時序問題需要重新進行電路板布局和生產。我們的新款評估板展示了ispClock5400D器件相偏控制的靈活性,其成本遠低于傳統的時鐘分配IC。”
評論