- 本文設計實現了一個8通道12位逐次逼近型ADC。轉換器內部集成了多路復用器、并/串轉換寄存器和復合型DAC,實現了數字位的串行輸出。整體電路采用HSPICE進行仿真,轉換速率為133ksps,轉換時間為7.5ms。通過低功耗設計,工作電流降低為2.8mA。芯片基于0.6mm BiCMOS工藝完成版圖設計,版圖面積為2.5×2.2mm2。
- 關鍵字:
逐次逼近ADC 復合結構DAC 低功耗 BiCMOS
逐次逼近adc介紹
您好,目前還沒有人創建詞條逐次逼近adc!
歡迎您創建該詞條,闡述對逐次逼近adc的理解,并與今后在此搜索逐次逼近adc的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473