- 引言 同步動態隨機存儲器(SDRAM),在同一個CPU時鐘周期內即可完成數據的訪問和刷新,其數據傳輸速度遠遠大于傳統的數據存儲器(DRAM),被廣泛的應用于高速數據傳輸系統中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點,已逐漸取代了以往的專用控制器芯片而成為主流解決方案。然而,SDRAM復雜的控制邏輯和要求嚴格的時序,成為開發過程中困擾設計人員主要因素,進而降低了開發速度,而且大多數的基于FPGA的SDR
- 關鍵字:
工業控制 嵌入式系統 單片機 FPGA SDRAM 嵌入式 工業控制
- 數字調制解調技術在數字通信中占有非常重要的地位,數字通信技術與FPGA的結合是現代通信系統發展的一個必然趨勢。文中介紹了MFSK調制解調的原理,并基于FPGA實現了MFSK調制電路,仿真結果表明了該設計的正確性。
- 關鍵字:
FPGA MFSK 調制 電路設計
- 藍牙技術注定會成為一項通用的低成本無線技術,可適用于一系列范圍廣泛的數據通信應用。但仍有兩個主要方面需要進一步的考慮,即有關藍牙通信中的數據安全性和數據完整性的問題。這兩個方面會限制藍牙技術的適用范圍。在設計無線產品時,通過采用可編程邏輯,可以使藍牙技術同時滿足數據安全性和完整性的要求。
藍牙數據安全性
藍牙標準定義了一系列安全機制,要求每個藍牙設備都要實現密鑰管理、認證以及加密等功能,從而為近距離無線通信提供基本的保護。此外,藍牙技術所采用的跳頻通信方式本身也是一個防止竊聽的有效安全
- 關鍵字:
嵌入式系統 單片機 FPGA 藍牙通信 嵌入式
- 由于片上系統(SoC)設計變得越來越復雜,驗證面臨著巨大的挑戰。大型團隊不斷利用更多資源來尋求最高效的方法,從而將新的方法學與驗證整合在一起,并最終將設計與驗證整合在一起。雖然我們知道實現驗證計劃幾乎占去了整個芯片設計工作的2/3,但是我們還是發現有團隊遲交芯片,錯過計劃的流片最終期限。這種疏忽可能造成嚴重的商業后果,因為這意味著硬件和軟件錯誤經常被遺漏,直到設計周期的晚期。 為了創建一個全面的驗證解決方案,我們首先必須認識到設計工程師和驗證工程師所面臨的分歧和挑戰。在這個過程中,我們發現某些
- 關鍵字:
嵌入式系統 單片機 SoC 復雜性 片上系統 SoC ASIC
- 1 引 言 大多數接收機必須處理動態范圍很大的信號,這需要進行增益調整,以防止過載或某級產生互調,調整解調器的工作以優化工作。在現代無線電接收裝置中。可變增益放大器是電控的,并且當接收機中使用衰減器時,他們通常都是由可變電壓控制的連續衰減器。控制應該是平滑的并且與輸入的信號能量通常成對數關系(線性分貝)。在大多數情況下,由于衰落,AGC通常用來測量輸入解調器的信號電平,并且通過反饋控制電路把信號電平控制在要求的范同內。
2 系統總體設計 在本設計中,前端TD_SCDMA的射頻信號RF輸入后,經過
- 關鍵字:
通訊 無線 網絡 嵌入式系統 單片機 3G AGC FPGA 無線 通信
- 摘要:單片機系統產品的加密和解密技術永遠是一個矛盾的統一體。然而,為了更好的保護好自己的單片機技術成果和知識產權,加大解密成本,研究新型加密技術仍是保護成果的主要手段之一。文中在討論了傳統的單處系統加密和解密技術的基礎上,提出了一種實用而有效的動態加密技術的實現方案。
關鍵詞:單片機系統 動態加密技術 FPGA
1 概述
隨著單片機技術的發展和廣泛應用,許多使用單片機的高新技術產品諸如智能化儀器、儀表、小型工業控制系統等都面臨著一個令人頭痛的問題,那就
- 關鍵字:
單片機系統 動態加密技術 FPGA MCU和嵌入式微處理器
- 引言家庭網絡正在成為視頻、語音和數據快速傳送的“中央火車站”。視頻由標準清晰提升至高清晰,因此需要越來越高的數據速率,這表明家庭網絡系統必須隨著新興視頻標準的發展而發展。目前,多媒體家庭網絡技術采用了各種有線和無線網絡接口標準,但是目前這些標準還無法確保家庭內部現場多媒體傳輸的服務質量(QoS)。
挑戰首先面臨的挑戰是設計可靠的多媒體家庭網絡平臺,以足夠的QoS傳送互聯網協議(IP)包,并且沒有明顯的失真。另一挑戰是設計人員怎樣以較高的性價比實現這一切,使消費者能夠用得起。專業廣播行業已經采用了多項技術
- 關鍵字:
嵌入式系統 單片機 FPGA 0708_A 雜志_技術長廊 嵌入式
- FPGA-DSP性能揭秘在無線基站等高性能 DSP 應用中,考慮將 FPGA 用作處理引擎者日益增多。在這些應用中,FPGA 既可與 DSP 處理器一爭高下,亦可與之比翼齊飛。有了更多選擇,就意味著系統設計者有必要了解高端FPGA的信號處理性能,其中既包括 FPGA 之間的性能對比,也包括與高端 DSP 處理器的性能對比。遺憾的是,最常用的性能數字非但有失可靠、含混不清,而且常常是矛盾百出。例如,因為 DSP 應用常常在很大程度上依賴乘法累加 (MAC) 運算,所以 DSP 處理器和 FPGA 供應商有時
- 關鍵字:
嵌入式系統 單片機 DSP FPGA 0708_A 雜志_技術長廊 嵌入式
- 線性穩壓器通常被設計工程師作為輔助措施 ,并且經常被選用于產品開發的后期階段。設計工程師比較關注的是如何使復雜的基頻(BB) 或射頻( RF )ASIC 發揮作用,而不是其所選線性穩壓器的功率/性能。
線性穩壓器的選擇依據通常性能列表中的主要規格,而不是位于數據表封面以內的非常關鍵的核心和性能參數。規格經常很容易令人誤解 — 封面上所列的規格只代表主要參數,但如果不與其他連接參數相結合時,便失去了價值。
例如,接地電流是這些參數中的一個。出現這
- 關鍵字:
模擬技術 電源技術 基頻 射頻 ASIC 模擬IC 電源
- 摘要: 介紹了一種SDRAM通用控制器的FPGA模塊化解決方案。關鍵詞: SDRAM控制器;FPGA;VHDL;狀態機;仲裁機制
引言同步動態隨機存儲器(SDRAM),在同一個CPU時鐘周期內即可完成數據的訪問和刷新,其數據傳輸速度遠遠大于傳統的數據存儲器(DRAM),被廣泛的應用于高速數據傳輸系統中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點,已逐漸取代了以往的專用控制器芯片而成為主流解決方案。然而,SDRAM復雜的控制邏輯和要求嚴格的時序,成為開發過
- 關鍵字:
消費電子 SDRAM控制器 FPGA VHDL 0708_A 雜志_設計天地 工業控制
- 1 引言在便攜式電子產品如U盤、MP3播放器、數碼相機中,常常需要大容量、高密度的存儲器,而在各種存儲器中,NAND FLASH以價格低、密度高、效率高等優勢成為最理想的器件。但NAND FLASH的控制邏輯比較復雜,對時序要求也十分嚴格,而且最重要的是NAND FLASH中允許存在一定的壞塊(壞塊在使用過程中還可能增加),這就給判斷壞塊、給壞塊做標記和擦除等操作帶來很大的難度,于是就要求有一個控制器,使系統用戶能夠方便地使用NAND FLASH,為此提出了一種基于FPGA的NAND FLASH控制器的設
- 關鍵字:
嵌入式系統 單片機 FPGA NAND FLASH 嵌入式
- 摘要:首先對采用SRAM工藝的FPGA的保密性和加密方法進行原理分析,然后提出一種實用的采用單片機產生長偽隨機碼實現加密的方法,并詳細介紹具體的電路和程序。
關鍵詞:靜態隨機存儲器(SRAM) 現場可編程門陣列(FPGA) 加密
在現代電子系統設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監視配置的位數據流,進行克隆
- 關鍵字:
靜態隨機存儲器(SRAM) 現場可編程門陣列(FPGA) 加密 MCU和嵌入式微處理器
- 1 引言
隨著EDA技術的發展及大規模可編程邏輯器件CPLD/FPGA的出現,電子系統的設計技術和工具發生了巨大的變化,通過EDA技術對CPLD/FP-GA編程開發產品,不僅成本低、周期短、可靠性高,而且可隨時在系統中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計費器系統。
2 系統總體結構
基于CPLD的出租車計費器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進行計數(
- 關鍵字:
嵌入式系統 單片機 CPLD FPGA 計費器 嵌入式
- 利用Verilog HDL 硬件描述語言自頂向下的設計方法和QuartusⅡ 軟件,在復雜的可編程邏輯器件(FPGA, Field Programmable Gate Array)中實現了發電機組頻率測量計的設
- 關鍵字:
FPGA 發電機組 測量計 頻率
fpga-to-asic介紹
您好,目前還沒有人創建詞條fpga-to-asic!
歡迎您創建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473