首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-spartan

        fpga-spartan 文章 最新資訊

        在低端FPGA中實現LVDS接口設計中的DPA功能

        • 在FPGA中,動態相位調整(DPA)主要是實現LVDS接口接收時對時鐘和數據通道的相位補償,以達到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主
        • 關鍵字: FPGA  LVDS  DPA  低端    

        利用FPGA實現與DS18B20的通信功能

        • DS18B20是DALLAS公司生產的一線式數字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉換精度,測溫分辨率可達0.0625℃,被測溫度用符號擴展的16位數字量方式串行輸出
        • 關鍵字: FPGA  18B  B20  DS    

        從開發的角度看FPGA/DSP設計的區別

        • Q1:FPGA設計與DSP設計相比,最大的不同之處在哪里?A1:這個問題要從多個角度看。它們都用于某個功能的硬件電路實現,但是它們的側重點有所不同。這里涵蓋的說一下。1) 內部資源FPGA側重于設計具有某個功能的硬件電
        • 關鍵字: FPGA  DSP  角度    

        基于MCU/FPGA的多功能正弦信號發生器的設計

        • 在通信、廣播、電視系統中,都需要射頻發射,即載波,把音頻、視頻信號或脈沖信號運載出去,這就需要能產生高頻信號的振蕩器。正弦波振蕩電路在各個科學技術部門的應用是十分廣泛的。在工業、農業、生物醫學等領域(如
        • 關鍵字: FPGA  MCU  多功能  正弦信號發生器    

        采用WCDMA速率適配算法的FPGA設計

        • 采用WCDMA速率適配算法的FPGA設計,隨著因特網爆炸性的增長以及各種無線業務需求的增加,傳統的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數據率和承載多媒體業務為目的的第三代移動通信系統(IMT-2000)應運而生。碼分多址(CDMA)由于
        • 關鍵字: FPGA  設計  算法  適配  WCDMA  速率  采用  

        基于FPGA的LVDS內核設計及其外圍電路設計

        • 低壓差分信號LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數據傳輸的物理層接口標準。它具有超高速(1.4Gb/s)、低功耗及低電磁輻射的特性,是在銅介質上實現千兆位級高速通信的
        • 關鍵字: 及其  外圍  電路設計  設計  內核  FPGA  LVDS  基于  

        基于微處理器的FPGA的在線可重配置

        • 基于微處理器的FPGA的在線可重配置,可編程邏輯器件(PLD)廣泛應用在各種電路設計中。基于查找表技術、SRAM工藝的大規模PLD/FPGA,密度高且觸發器多,適用于復雜的時序邏輯,如數字信號處理和各種算法的設計。類器件使用SRAM單元存儲配置數據。配置數據
        • 關鍵字: 配置  在線  FPGA  微處理器  基于  

        對FPGA設計進行編程并不困難

        • 對FPGA設計進行編程并不困難,硬件設計者已經開始在高性能DSP的設計中采用FPGA技術,因為它可以提供比基于PC或者單片機的解決方法快上10-100倍的運算量。以前,對硬件設計不熟悉的軟件開發者們很難發揮出FPGA的優勢,而如今基于C語言的方法可以讓
        • 關鍵字: 困難  編程  進行  設計  FPGA  

        YUV分離的兩種FPGA實現

        • 摘要:速度與面積的互換一直是基于FPGA設計中的一個不變的主題,在此介紹了兩種YUV分離的FPGA的實現方式:基于面積的實現和基于速度的實現。前者僅用一片雙口RAM串行,實現了YUV分離數據的輸出;后者利用流水線的思想
        • 關鍵字: FPGA  YUV  分離    

        混合信號FPGA實現真正單芯片SOC

        • 要實現能夠將所有重要功能集成在單一器件的設計理由很簡單,因為這樣就能將材料成本、部件庫存及電路板面積減至最低。另外,相較于多芯片解決方案,單芯片方案的功耗也較低,同時也有助于提高對知識產權的保護。如果
        • 關鍵字: FPGA  SOC  混合信號  單芯片    

        基于FPGA的數字積分法插補控制器設計與實現

        • 摘要:為了提高伺服電機的步進精度,簡化控制器結構,采用FPGA器件并運用Verilog HDL語言設計出的插補控制器,不僅采用數字積分法實現直線插補控制和圓弧插補控制,提高了插補速度和插補精度,而且運用多軸聯動技術,
        • 關鍵字: FPGA  數字  積分  插補控制器    

        FPGA+DSP結構嵌入式系統的FPGA配置方法及其實現

        • 0 引言在信號處理領域中,基于FPGA+DSP的結構設計已經是系統發展的一個重要方向。隨著該系統設計的廣泛應用,功能變得更加豐富,成本日趨低廉。而在某些小型化應用的場合中,對系統體積的要求越來越高,因此如何在硬
        • 關鍵字: FPGA  DSP  嵌入式系統  配置方法    

        FPGA中SPI Flash存儲器的復用編程方法的實現

        • SPI(Serial Peripheral Interface,串行外圍設備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
        • 關鍵字: FPGA  SPI  Flash  存儲器  復用編程  

        用FPGA實現Nios II嵌入式系統配置技術

        • 用FPGA實現Nios II嵌入式系統配置技術,現場可編程門陣列(FPGA,Field Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設計生成的數據文件配置進芯片內部的靜態配置數據存儲器(SRAM )來實現的,具有可重復編程性,可以靈活實現各
        • 關鍵字: 系統  配置  技術  嵌入式  II  實現  Nios  FPGA  

        交換位技術改進FPGA-PWM計數器性能

        •  簡單改變FPGA計數器規格使作為DAC功能PWM計數器的紋波降低。  當需要一些模擬輸出和系統中有FPGA時,很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計數器和數字比較器使占空比可變的典
        • 關鍵字: FPGA-PWM  技術改進  計數器  性能    
        共6452條 234/431 |‹ « 232 233 234 235 236 237 238 239 240 241 » ›|
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 封丘县| 肇源县| 柘荣县| 呈贡县| 宜都市| 托里县| 英德市| 仁怀市| 莎车县| 二连浩特市| 武乡县| 南漳县| 揭东县| 湖北省| 开封县| 麻城市| 嘉善县| 太原市| 永和县| 武清区| 商南县| 古浪县| 治县。| 江山市| 肃南| 泸水县| 北票市| 刚察县| 许昌市| 密云县| 柘城县| 玉龙| 修水县| 永城市| 金沙县| 化德县| 淄博市| 镇平县| 万年县| 东明县| 古丈县|