首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> fpga-nios

        fpga-nios 文章 最新資訊

        嵌入式系統中FPGA的被動串行配置方式

        • 嵌入式系統中FPGA的被動串行配置方式,介紹一種在嵌放式系統中使用微處理器被動串行配置方式實現對FPGA配置的方案,將系統程序及配置文件存在系統Flash中,利用微處理器的I/O口產生配置時序,省去配置器件;討論FPGA的各種配置方式及各種配置文件的使用。
        • 關鍵字: 配置  方式  串行  被動  系統  FPGA  嵌入式  

        采用Nios定制指令的嵌入式系統優化設計

        • 采用Nios定制指令的嵌入式系統優化設計,Altera公司的Nios軟核處理器以其低成本,設計靈活等特點,在嵌入式應用領域得到廣泛的應用。采用Nios處理器的定制指令,可以把用戶自定義的功能直接添加到Nios CPU的算術邏輯單元中,加快專項任務的執行,以達到優化目的。
        • 關鍵字: 系統  優化  設計  嵌入式  指令  Nios  定制  采用  

        數字頻率合成器的FPGA實現

        • 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現數字頻率合成器的工作原理、設計思路、電路結構和仿真結果。
        • 關鍵字: FPGA  數字頻率合成器    

        基于MicroBlaze軟核的FPGA片上系統設計

        • 分析軟處理器MicroBlaze的體系結構,給出MicroBlaze內核在軟件無線電系統中的應用,實現SOPC(可編程系統芯片)。
        • 關鍵字: MicroBlaze  FPGA  軟核  片上系統    

        Stratix II FPGA:成功的90nm開發和推出案例研究

        • Stratix II FPGA:成功的90nm開發和推出案例研究
        • 關鍵字: Stratix  FPGA  II  90    

        用FPGA實現1553B總線接口中的曼碼編解碼器

        基于FPGA的高頻時鐘的分頻和分配設計

        • 介紹了為PET(正電子發射斷層掃描儀)的前端電子學模塊提供時間基準而設計的一種新型高頻時鐘扇出電路。
        • 關鍵字: FPGA  高頻時鐘  分頻  分配    

        基于FPGA的新型諧波分析儀設計

        • 給出一種基于FPGA的新型諧波分析儀的設計方案。
        • 關鍵字: FPGA  諧波分析儀    

        數字簽名算法SHA-1的FPGA高速實現

        • 常用的信息驗證碼是使用單向散列函數生成驗證碼,安全散列算法SHA-1使用在是因特網協議安全性(IPSec)標準中。
        • 關鍵字: FPGA  SHA  數字簽名算法  高速實現    

        FPGA芯片APA150及其應用

        • 文章介紹了APA150的主要特點、內部結構、主要性能參數,給出了APA150在通信系統設計中的應用實例。
        • 關鍵字: FPGA  APA  150  芯片    

        基于FPGA的快速傅立葉變換

        • 在對FFT(快速傅立葉變換)算法進行研究的基礎上,描述了用FPGA實現FFT的方法,并對其中的整體結構、蝶形單元及性能等進行了分析。
        • 關鍵字: FPGA  傅立葉變換    

        異步FIFO結構及FPGA設計

        • 首先介紹異步FIFO的概念、應用及其結構,然后分析實現異步FIFO的難點問題及其解決辦法;在傳統設計的基礎上提出一種新穎的電路結構并對其進行綜合仿真和FPGA實現。
        • 關鍵字: FIFO  FPGA    

        3-DES算法的FPGA高速實現

        • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實現3-DES算法的設計要點及關鍵部分的設計。
        • 關鍵字: FPGA  DES  算法  高速實現    

        基于CPLD/FPGA的半整數分頻器的設計

        • 簡要介紹了CPLD/FPGA器件的特點和應用范圍,并以分頻比為2.5的半整數分頻器的設計為例,介紹了在MAX+plus II開發軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設計數字邏輯電路的過程和方法。
        • 關鍵字: CPLD  FPGA  整數  分頻器    

        基于FPGA的總線型LVDS通信系統設計

        • 本文介紹一種基于總線型LVDS的通信系統方案,以及利用FPGA芯片實現系統核心模塊的設計方法。
        • 關鍵字: FPGA  LVDS  總線  通信    
        共6525條 432/435 |‹ « 426 427 428 429 430 431 432 433 434 435 »
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 贵南县| 开远市| 闵行区| 遂溪县| 汨罗市| 黎城县| 深州市| 金寨县| 鹤峰县| 寿宁县| 桂平市| 高要市| 乐安县| 丰镇市| 北票市| 霍城县| 麦盖提县| 松潘县| 唐河县| 亳州市| 噶尔县| 通山县| 阿巴嘎旗| 贞丰县| 太康县| 台湾省| 合江县| 陈巴尔虎旗| 肥乡县| 孝昌县| 桃园县| 宜春市| 拉孜县| 军事| 体育| 新宾| 静宁县| 怀安县| 双鸭山市| 孝感市| 东阿县|