首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> fpga+dsp

        fpga+dsp 文章 最新資訊

        使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真

        • 使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真-在使用FPGA進(jìn)行無線通信或者進(jìn)行信號(hào)處理時(shí),一般按照這樣的步驟進(jìn)行
        • 關(guān)鍵字: FPGA  Matlab仿真  SignalTapII  

        FPGA專家教您如何在FPGA設(shè)計(jì)中使用HLS

        • FPGA專家教您如何在FPGA設(shè)計(jì)中使用HLS-Luke Miller并非一開始就是HLS(高層次綜合)的倡導(dǎo)者。在使用早期的工具版本的時(shí)候,他似乎有過一些糟糕的經(jīng)歷。
        • 關(guān)鍵字: FPGA  HLS  

        深度學(xué)習(xí)算法有望在FPGA和超級(jí)計(jì)算機(jī)上運(yùn)行

        • 深度學(xué)習(xí)算法有望在FPGA和超級(jí)計(jì)算機(jī)上運(yùn)行-由NSF資助的一個(gè)研究項(xiàng)目,目前正在研究如何使用RDMA高性能連接器將深度學(xué)習(xí)算法在FPGA和跨系統(tǒng)之間運(yùn)行;另一個(gè)由Andrew Ng和兩個(gè)超算專家牽頭的項(xiàng)目,則希望把模型放在超級(jí)計(jì)算機(jī)上,給它們一個(gè)Python接口。
        • 關(guān)鍵字: FPGA  深度學(xué)習(xí)  人工智能  

        不可錯(cuò)過的400Gbps以太網(wǎng)演示

        • 不可錯(cuò)過的400Gbps以太網(wǎng)演示-在那里,毫無疑問你會(huì)駐足在賽靈思展位前(# 23)觀看一個(gè)基于賽靈思Virtex UltraScale VU095 FPGA評(píng)估板VCU109的Spirent 400G以太網(wǎng)測(cè)試系統(tǒng),該系統(tǒng)連接四個(gè)100Gbps的住友電工 CFP4 LR4光模塊。
        • 關(guān)鍵字: 賽靈思  FPGA  光模塊  

        一個(gè)FPGA中現(xiàn)在可集成多少32位RISC處理器?

        • 一個(gè)FPGA中現(xiàn)在可集成多少32位RISC處理器?-Jan Gray是在FPGA中集成32位RISC處理器的專家,他寫了一篇博客叫作FPGA CPU 新聞,副標(biāo)題為 “使用FPGA開發(fā)并行計(jì)算機(jī)體系架構(gòu)”。
        • 關(guān)鍵字: FPGA  RISC處理器  

        基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎

        • 基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎-博主Greg Ferro在其Ethereal Mind網(wǎng)頁(yè)上發(fā)布了一則關(guān)于 Corsa Technology簡(jiǎn)短博客信息,提到Corsa公司制作了一對(duì)基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎。Ferro同時(shí)簡(jiǎn)單討論了此引擎是否適用于WANs網(wǎng)絡(luò)。
        • 關(guān)鍵字: SDN  FPGA  WAN  

        基于DSP的電動(dòng)機(jī)電磁兼容設(shè)計(jì)

        • 基于DSP的電動(dòng)機(jī)電磁兼容設(shè)計(jì)-在詳細(xì)介紹了電磁干擾理論知識(shí)的基礎(chǔ)上,對(duì)無刷直流電動(dòng)機(jī)控制系統(tǒng)的電磁兼容性軟硬件設(shè)計(jì)進(jìn)行了分析,電磁兼容性設(shè)計(jì)有利于提高無刷直流電動(dòng)機(jī)控制系統(tǒng)的抗干擾能力,增強(qiáng)系統(tǒng)的可靠性和穩(wěn)定性。
        • 關(guān)鍵字: DSP  EMI  

        嵌入式視覺系統(tǒng)的構(gòu)建模塊

        • 嵌入式視覺系統(tǒng)的構(gòu)建模塊-在本文中我們將會(huì)介紹嵌入式視覺系統(tǒng)的高級(jí)元素;如何簡(jiǎn)便快捷地使用軟件 API 和 IP 庫(kù)構(gòu)建嵌入式視覺系統(tǒng),如何把算法開發(fā)的增值部分添加到圖像處理鏈中。
        • 關(guān)鍵字: FPGA  嵌入式  

        片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧

        • 片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧-我們都知道,當(dāng)奇數(shù)個(gè)反相器串聯(lián)在一起,并且把最后一級(jí)的輸出反饋給第一級(jí)的輸入時(shí),在邏輯上會(huì)產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱為Ring OSC。
        • 關(guān)鍵字: FPGA  RingOSC  片內(nèi)時(shí)鐘  

        DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用

        • DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用-橋梁的應(yīng)變監(jiān)測(cè)系統(tǒng)中主要的部分就是橋梁應(yīng)力信號(hào)的采集控制,通過對(duì)橋梁結(jié)構(gòu)的應(yīng)力監(jiān)測(cè)系統(tǒng)特點(diǎn)進(jìn)行詳細(xì)分析基礎(chǔ)上,,將FPGA嵌入式技術(shù)和無線網(wǎng)絡(luò)技術(shù)相結(jié)合,橋梁應(yīng)力采集模塊實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)采集以及A/D轉(zhuǎn)換,應(yīng)力數(shù)據(jù)經(jīng)串口到GPRS DTU,然后轉(zhuǎn)換為TCP/IP數(shù)據(jù)包,使用GPRSDTU通過GPRS 網(wǎng)絡(luò)傳送至Internet再發(fā)送數(shù)據(jù)到遠(yuǎn)端的Web服務(wù)器,從而實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)的實(shí)時(shí)遠(yuǎn)程檢測(cè)監(jiān)控。
        • 關(guān)鍵字: DTU產(chǎn)品  監(jiān)測(cè)系統(tǒng)  FPGA  嵌入式技術(shù)  

        對(duì)話資深工程師:簡(jiǎn)談ARM、DSP、單片機(jī)的異同與應(yīng)用場(chǎng)景

        • 對(duì)話資深工程師:簡(jiǎn)談ARM、DSP、單片機(jī)的異同與應(yīng)用場(chǎng)景-CPU,中央處理器,本質(zhì)就是一個(gè)集成電路,實(shí)現(xiàn)的功能就是從一個(gè)地方(如rom)讀出一個(gè)指令,從一個(gè)地方(如ram)讀出數(shù)據(jù),然后根據(jù)指令的不同對(duì)數(shù)據(jù)做不同的處理(如相加),然后把結(jié)果存回某個(gè)地方(如ram)。不同架構(gòu)的cpu會(huì)有不同的指令,不同的存取方式,不同的速度,不同的效率,等等的差異。
        • 關(guān)鍵字: ARM  DSP  單片機(jī)  

        EMC技術(shù)在DSP控制系統(tǒng)中的應(yīng)用

        • EMC技術(shù)在DSP控制系統(tǒng)中的應(yīng)用-本文深入細(xì)致地分析了DSP控制系統(tǒng)的信號(hào)完整性問題,從PCB設(shè)計(jì)和軟件設(shè)計(jì)兩方面,提出電磁兼容性設(shè)計(jì)的方案。在教學(xué)過程中增加該實(shí)例的講解, 使得抽象的電磁兼容理論具體化。這樣,學(xué)生的知識(shí)面得到擴(kuò)展,對(duì)電磁兼容理論的理解會(huì)更加透徹,電磁兼容性設(shè)計(jì)的能力也會(huì)相應(yīng)提高。
        • 關(guān)鍵字: EMC  DSP  

        fpga最小系統(tǒng)設(shè)計(jì)和原理圖解析

        • fpga最小系統(tǒng)設(shè)計(jì)和原理圖解析- FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
        • 關(guān)鍵字: fpga  

        fpga設(shè)計(jì)與應(yīng)用:智能小車設(shè)計(jì)方案

        • fpga設(shè)計(jì)與應(yīng)用:智能小車設(shè)計(jì)方案-整個(gè)系統(tǒng)由發(fā)送端(智能小車部分)和接收端(控制臺(tái):控制和顯示部分)組成
        • 關(guān)鍵字: fpga  
        共9907條 62/661 |‹ « 60 61 62 63 64 65 66 67 68 69 » ›|

        fpga+dsp介紹

        您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
        歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
        主站蜘蛛池模板: 秭归县| 浦北县| 利辛县| 宣恩县| 布尔津县| 晋城| 恩施市| 玉田县| 集贤县| 云霄县| 洞口县| 商城县| 延庆县| 南江县| 安陆市| 宁乡县| 东阿县| 固阳县| 呼伦贝尔市| 山西省| 安西县| 青海省| 北流市| 临安市| 金平| 晴隆县| 利辛县| 镇坪县| 遂川县| 定结县| 蓬莱市| 乐山市| 抚远县| 普宁市| 东乡族自治县| 安义县| 广州市| 砚山县| 延川县| 汽车| 宁蒗|