本文提出了一種基于PI 控制算法的三階全數字鎖相環,采用EDA 技術進行系統設計,并用可編程邏輯器件予以實現。
關鍵字:
FPGA 全數字 鎖相環
基于ARM的芯片多數為復雜的片上系統,這種復雜系統里的多數硬件模塊都是可配置的,需要由軟件來設置其需要的工作狀態。因此在用戶的應用程序之前,需要由專門的一段代碼來完成對系統的初始化。由于這類代碼直接面對處理器內核和硬件控制器進行編程,一般都是用匯編語言。一般通用的內容包括:
l 中斷向量表
l  
關鍵字:
ARM
前一段時間做了arm的一些開發,主要是編寫了arm的啟動軟件和移植了uCOS-II到arm7。我做事情喜歡深入簡出,及從最簡單,最原理的方面先做一個框架,然后在這個框架里面進行補充。我還是一個很喜歡和別人討論的人,希望有人可以給我提出意見和建議。我的這個心得很初級,都是一些基本的東西。現在拿出來和大家分享,希望在我畢業之前能給大家留一些紀念。
由于這些東西發paper實在是沒有價值,但是我感覺可以作為arm開發的入門。由于我的水平和經驗有限,錯誤也是難免的。但是如果不拿出來和大家分享,就
關鍵字:
ARM
引 言 隨著對高處理能力、實時多任務、超低功耗等方面需求的增長,高端嵌入式處理器已經進入了國內開發人員的視野,并在國內得到了普遍的重視和應用。ARM是目前嵌入式領域應用最廣泛的RISC微處理器結構,憑借低成本、低功耗、高性能等優點占據了嵌入式系統應用領域的領先地位。ADS是ARM公司推出的ARM集成開發環境,提供了對C和C++的支持,是目前開發ARM的主要工具。本文針對日益縮短的嵌入式開發周期,結合ARM系統開發調試經驗,對使用ARM標準庫進行應用程序開發作了比較系統的分析。 1
關鍵字:
ARM C 嵌入式
DS18B20是DALLAS公司生產的一線式數字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉換精度,測溫分辨率可達0.0625℃,被測溫度用符號擴展的16位數字量方式串行輸出。 一線式(1-WIRE)串行總線是利用1條信號線就可以與總線上若干器件進行通信。具體應用中可以利用微處理器的I/O端口對DS18B20直接進行通信,也可以通過現場可編程門陣列(FPGA)等可編程邏輯器件(PLD)實現對1-WIRE器件的通信。
關鍵字:
DS18B20 FPGA 傳感器 單片機 嵌入式系統
近日,英國ARM公司(倫敦證交所:ARM;納斯達克:ARMHY)公布了截止至2007年3月31日的2007年第一季度未審計財務報告,報告顯示第一季度公司營業收入達到6650萬英鎊,以美元結算營業收入達到1.292億美元,比去年同期分別增長了3%和14%。由于美元對英鎊匯率的下跌(2007年第一季度1.94美元兌1英鎊,2006年第一季度1.75美元兌1英鎊),依照2006年第一季度的實際匯率,2007年第一季度英鎊營業收入將達到7400萬英鎊。
第一季度公司授權業務的營業收入達到5430萬美元,
關鍵字:
ARM 財報
本文介紹一種利用嵌入Blackfin處理器的ADSP-BF537作為處理器進行SoC的FPGA實時驗證的方案及其總線接口轉換...
關鍵字:
嵌入式 FPGA 功耗
前 言
幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現, 系統制造公司的設計人員正越來越多地采用ASIC 技術集成系統級功能(System L evel In tegrete - SL I) , 或稱片上系統(System on a ch ip ) , 但ASIC 設計能力跟不上制造能力的矛盾也日益突出?,F在設計人員已不必全部用邏輯門去設計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設計,ASIC 設計人員可以應用等
關鍵字:
ASIC CPLD FPGA IP 單片機 嵌入式系統
您是否曾想在您的 FPGA 設計中使用先進的視頻壓縮技術,卻發現實現起來太過復雜?現在您無需成為一名視頻專家就能在您的系統中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。
關鍵字:
FPGA MPEG 編解碼器
如果說,“嵌入式”是2001年電子工程師談論得最多的詞之一,2002年談論得最多的一個詞就是“ARM”。究竟什么是ARM呢,他是英國一家電子公司的名字,全名的意思是Advanced RISC Machine。該公司成立于1990年11月,是蘋果電腦,Acorn電腦集團和VLSI Technology的合資企業。Acorn曾推出世界上首個商用單芯片RISC處理器,而蘋果電腦當時希望將RISC技術應用于自身系統,ARM微處理器新標準因此應運而生。
&nbs
關鍵字:
ARM
1 并行流水結構FIR的原理
在用FPGA或專用集成電路實現數字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現復雜性之間做出選擇,也就是選擇不同的濾波器實現結構。這里運用并行流水線結構來實現速度和硬件面積之間的互換和折衷。
在關鍵路徑插入寄存器的流水線結構是提高系統吞吐率的一項強大的實現技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
關鍵字:
FIR濾波器 FPGA 并行流水線 單片機 可重配 嵌入式系統
技術發展到今天的信息時代,數據的存儲和傳輸在嵌入式系統有了越來越重要的地位。而USB是目前設計成熟、應用廣泛且使用極為簡捷的技術,USB傳輸是一種高效方便的數據傳輸方式。
基于上述原因,本文重點論述基于USB的海量存儲(USB Mass Storage)設備功能在ARM嵌入式系統中設計和應用。使用該設備功能,上位機可以像讀寫普通U盤一樣對于系統采集并存儲在FLASH中的數據進行讀寫。
1 硬件方案
l.1 器件簡介
S3C44B0X[1]是SAMSUNG公司出品的基于ARM7T
關鍵字:
ARM USB 存儲 存儲器
FPGA設計和驗證工程師當今面臨的最大挑戰之一是時間和資源制約。隨著FPGA在速度、密度和復雜性方面的增加,完成一個完整時序驗證對人力和計算機處理器、存儲器提出了更多更高的要求。
隨著FPGA器件體積和復雜性的不斷增加,設計工程師越來越需要有效的驗證方。時序仿真可以是一種能發現最多問題的驗證方法,但對許多設計來說,它常常是最困難和費時的方法之一。過去,采用標準臺式計算機的時序仿真是以小時或分鐘計算的,但現在對某些項目來說,在要求采用高性能64位服務器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
關鍵字:
FPGA 驗證
引言
基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統配置方式是在FPGA的功能相對穩定的情況下采用的。在系統設計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設計和實現。
1 配置原理與方式
1.1 配置原理
在FPGA正常工作時,配置數據存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
關鍵字:
ARM FPGA 單片機 配置 嵌入式系統
一、概述 隨著VLSI的集成度越來越高,設計也越趨復雜。一個系統的設計往往不僅需要硬件設計人員的參與,也需要有軟件設計人員的參與。軟件設計人員與硬件設計人員之間的相互協調就變的格外重要,它直接關系到工作的效率以及整個系統設計的成敗。傳統的設計方法沒有使軟件設計工作與硬件設計工作協調一致,而是將兩者的工作割裂開來。軟件算法的設計人員在系統設計后期不能為硬件設計人員的設計提供任何的幫助。同時現在有些大規模集成電路設計中往往帶有DSP Core或其它CPU Core。這些都使得單
關鍵字:
C FPGA SYSTEM 單片機 嵌入式系統
fpga+arm介紹
您好,目前還沒有人創建詞條fpga+arm!
歡迎您創建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473