- 摘 要:本文介紹了與免費IP Core運作有關的問題以及免費資源的若干來源,然后通過對兩個不同來源的、免費的八位RISC CPU進行比較和分析,給出了若干選用免費核時應考慮的問題。關鍵詞:IP Core; CPU引言隨著集成電路單位面積晶體管數量的激增和人們對縮短設計周期的追求,設計重用已經成為有效的應對方法,它不但適合于ASIC,也適合于CPLD/FPGA。在CPLD/FPGA的設計過程中,由于開發工具的通用性、設計語言的標準化,設計過程幾乎與所用器件的硬件結構無關,
- 關鍵字:
CPU IP Core
- 摘 要:本文介紹基于FPGA、用VHDL語言編程實現矢量脫靶量測量專用信號處理器的方法。有效利用FPGA片內硬件資源,無需外圍電路,高度集成,實現了對復數數據進行去直流、加窗、512點FFT和求模平方運算。 關鍵詞:512點FFT;FPGA;蝶形運算
前言矢量脫靶量測量系統中,信號處理電路模塊的主要任務是完成目標檢測、數據存儲以及給其它單元控制信號。系統所進行的目標檢測需要計算信號的功率譜,所以先要對采集到的多通道(8路)數據按512點為一幀,作FFT處理,得到其頻譜。為了監測接收機工作狀態,需要在頻域
- 關鍵字:
512點FFT FPGA 蝶形運算
- 摘 要:本文介紹了一種在Atmega128芯片上嵌入TCP/IP協議棧的實現方法,整個協議棧采用模塊化設計,結構簡單,可以很方便的移植到不同芯片上。關鍵詞:TCP/IP;嵌入式系統;8019AS;Atmega128引言對于嵌入式系統而言,考慮到TCP/IP協議的復雜性以及嵌入式系統自身資源的有限,對TCP/IP的實現并不是一件容易的事情。在一些特殊場合,比如要求實時性或者數據的安全性,實現TCP/IP協議時還需要特別加以考慮。下面以ATMEL公司的mega128芯片為硬
- 關鍵字:
8019AS Atmega128 TCP/IP 嵌入式系統
- 摘 要:本文設計實現了一種基于FPGA的直接序列擴頻基帶處理器,并闡述了其基本原理和設計方案。關鍵詞:擴頻;FPGA;數字匹配濾波器;基帶處理器引言擴頻通信技術具有抗干擾、抗多徑、保密性好、不易截獲以及可實現碼分多址等許多優點,已成為無線通信物理層的主要通信手段。本文設計開發了一種基于直接序列擴頻技術(DS-SS)的基帶處理器。直接序列擴頻通信直接序列擴頻通信系統原理框圖如圖1所示。該處理器由FPGA芯片,完成圖1中兩虛線框所示的基帶信號處理部分。擴頻方式為11位bar
- 關鍵字:
FPGA 基帶處理器 擴頻 數字匹配濾波器
- 摘 要:本文根據FPGA器件的特點,介紹了應用FPGA設計某通信設備中PCM碼流處理模塊的一種方案。并就設計中遇到的問題進行了分析。關鍵詞:FPGA;RAM引言由于FPGA器件可實現所有數字電路功能 ,具有結構靈活、設計周期短、硬件密度高和性能好等優點,在高速信號處理領域顯示出愈來愈重要的作用。本文研究了基于FPGA技術對PCM碼流進行處理的實現方法。變換后的數據寫入RAM,與DSP配合可完成復雜的信號處理功能。設計方案某新型通信設備中,在完成調度功能的板子上,需要進行
- 關鍵字:
FPGA RAM 存儲器
- 摘 要:本文重點介紹基于DSP和FPGA、采用中頻數字化方法,以及QPSK擴頻調制技術來實現圖像的無線傳輸。對擴頻通信系統的同步問題提出了一種實現方法,并給出了部分實驗結果。關鍵詞:圖像傳輸;擴頻通信;同步;FPGA;DSP
視頻通信是目前計算機和通信領域的一個熱點。而無線擴頻與有線相比,有其固有的優越性,如聯網方便、費用低廉等。所以開發無線擴頻實時圖像傳輸系統有很高的實用價值。
系統設計在短距離通信中,通常可以在收發端加入奇偶校驗、累加和校驗等出錯重發的防噪聲措施
- 關鍵字:
DSP FPGA 擴頻通信 同步 圖像傳輸
- 摘 要:本文首先介紹了一個32位嵌入式稅控機專用系統芯片C3118的功能、結構和特點,然后分析了一個自動化程度很高的SoC設計平臺——C*SoC200,對該平臺的主要結構和功能進行了分析。關鍵詞:IP;SoC;平臺;仿真
引言2003年7月,中國國家質量監督檢驗檢疫總局發布了由稅控機國家標準制定委員會制定的稅控收款機國家標準。并將陸續出臺一系列的管理法規。為了滿足國家標準的要求,各稅控機生產廠家都在積極使用32位MCU開發符合新規范的稅控機。而32位的嵌入式稅控機專用
- 關鍵字:
IP SoC 仿真 平臺 SoC ASIC
- 摘 要:本文介紹了多相陣列FFT在星上多載波數字化分路中的應用,并針對星上處理的實時高速處理要求,提出了一種FFT的實現方案,并用一片FPGA芯片驗證了其正確性和可行性。關鍵詞:FFT;FPGA;頻分分路
多載波信號的數字化分路是衛星通信星上處理技術的關鍵技術之一,數字化分路技術主要有并行濾波器組分路、樹形濾波器組分路和多相陣列FFT分路三種。在通道數較多時,多相陣列FFT有效地使用了抽取技術,且FFT算法具有很高的計算效率,本文所討論的就是該方法中FFT的實現。
- 關鍵字:
FFT FPGA 頻分分路
- 摘 要:本文介紹了可編程定時器/計數器8253的基本功能,以及一種用VHDL語言設計可編程定時器/計數器8253的方法,詳述了其原理和設計思想,并利用Altera公司的FPGA器件ACEX 1K予以實現。關鍵詞:FPGA;IP;VHDL
引言在工程上及控制系統中,常常要求有一些實時時鐘,以實現定時或延時控制,如定時中斷,定時檢測,定時掃描等,還要求有計數器能對外部事件計數。要實現定時或延時控制,有三種主要方法:軟件定時、不可編程的硬件定時、可編程的硬件定時器。其中可編
- 關鍵字:
FPGA IP VHDL
- 摘 要:本文提出了一種LED點陣屏實現256級灰度顯示的新方法。詳細分析了其工作原理。并依據其原理,設計出了基于FPGA 的控制電路。關鍵詞:256級灰度;LED點陣屏;FPGA;電路設計
引言256級灰度LED點陣屏在很多領域越來越顯示出其廣闊的應用前景,本文提出一種新的控制方式,即逐位分時控制方式。隨著大規模可編程邏輯器件的出現,由純硬件完成的高速、復雜控制成為可能。
逐位分時點亮工作原理所謂逐位分時點亮,即從一個字節數據中依次提取出一位數據,分8次點亮對應的像
- 關鍵字:
256級灰度 FPGA LED點陣屏 電路設計 發光二極管 LED
- 摘 要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點FFT和求功率譜復用一個蝶形單元。本芯片由單片FPGA實現,計算精度高、速度較快,滿足雷達系統的實時處理要求。關鍵詞: FFT;蝶形單元;塊浮點;功率譜; FPGA
引言復信號處理芯片是某雷達系統的一部分。雷達系統的實時處理特點要求芯片運
- 關鍵字:
FFT FPGA 蝶形單元 功率譜 塊浮點
- 2005年4月25日 Celestial授權獲得ARM知識產權(ARM926E J - S處理器、ETM9片上調試外設和ARM PrimeCel 智能卡接口授權),用于滿足對下一代電視標準的熱切需求。ARM技術幫助設計者加速為下一代高清電視、數字電視和機頂盒開發符合中國數字音視頻編解碼技術標準的芯片。
- 關鍵字:
ARM IP
- 微電子學的發展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
- 關鍵字:
FPGA 脈動 陣列
- 介紹一個適用于8/16位單片機的嵌入式TCP/IP協議棧(uIP)在發電機遠程監測系統中的應用。重點闡述uIP的功能特性、體系結構和相關接口,并詳細介紹如何在該協議棧上實現一個嵌入式Web服務器。目前uIP已成功地移植到51單片機上。
- 關鍵字:
監測 應用 遠程 協議 公開 TCP/IP 源碼
- 詳細介紹一種基于AT91M40800 ARM7處理器和W3100A芯片的網絡處理平臺的設計與實現。在概述嵌入式網絡的前景之后,提出一種TCP/IP網絡處理平臺的方案,并詳細分析這種平臺的硬件模塊設計、軟件模塊設計與實現。
- 關鍵字:
TCP/IP 處理 平臺 構成 W3100A 協議 芯片 網絡
fpga ip介紹
您好,目前還沒有人創建詞條fpga ip!
歡迎您創建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473