- 摘要:高性能的數據壓縮可以有效的減少數據對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數據的高壓縮性能問題,本文提出了基于JPEG2000標準的數據壓縮系統的FPGA實現方案。相對于軟件算法實現和其他硬件方法,采用FPGA硬件實現可降低系統復雜度提高性能。最終設計的IP核具有資源占用少,性能良好和便于擴展等優點,能夠滿足通信傳輸和照相設備等應用需求。
關鍵詞:JPEG2000;數據壓縮;FPGA;DWT
近年來通信領域中信息的傳輸總量急速擴大。由于存儲空間有限、通信帶寬等因素的限制,數據通常需要
- 關鍵字:
FPGA JPEG2000
- 摘要:基于實現目標探測識別以及高精度目標信息測量等復雜處理算法的目的,采用單片多核DSP TMS320C6678構成彈載高速多任務實時嵌入式處理平臺,通過數據流處理模式的并行軟件設計方法,將系統處理任務均衡分配到各處理器內核,以實現實時并行處理,提升彈栽信息處理系統的功能和性能。開展基于多核處理器的并行軟件研制、充分發揮多核處理能力將成為彈栽嵌入式系統軟件設計的新課題。
關鍵詞:多核處理器;并行處理;彈載嵌入式系統;數據流模式;并行軟件設計
彈載信息處理系統是一種實時嵌入式數字處理系統,用于對彈載導引
- 關鍵字:
DSP TMS320C6678
- 摘要:傳統的人工耳蝸語音處理器采用ASIC設計,投入成本高,可移植性差,設計了一種基于A的人工耳蝸語音處理器。該處理器采用雙麥克風接受語音信號,實現了語音信號的自適應噪聲消除和CIS(Continuous Interleaved Sampling)方案。同一段語音由DSP采樣處理得到的刺激脈沖與MATLAB采樣處理的結果基本相同。實驗結果表明,基于DSP的人工耳蝸語音處理器能實現語音信號中噪聲的消除并得到良好的刺激脈沖。
關鍵詞:DSP;人工耳蝸;自適應噪聲消除;語音處理器
人工耳蝸又稱人造耳蝸、電子
- 關鍵字:
DSP ASIC
- 摘要:基于使用戶刷卡消費的數據可進行采集存儲的目的,采用了在FPGA平臺上設計一種射頻卡實時消費記錄系統的方法。該系統采用了FATFS文件系統,可將用戶數據及時保存到SD卡之中。通過對軟硬件模塊和上位機的設計,采用FPGA為開發平臺,對用戶刷卡消費的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實現與計算機的數據交換,達到數據分析的目的。此法便于客戶對消費記錄的核對,具有實際商業價值。
關鍵詞:FPGA;NIOS II;FM1702SL;SD;文件系統
文中主要討論射頻卡實時消費記錄系統的硬件和軟件
- 關鍵字:
FPGA SOPC
- 隨著智能互聯設備數量的快速增長以及數字內容的不斷增加,已經形成了一個全球范圍的移動數字流,原始設備制造商(OEM)和運營商需要提升網絡性能,同時控制資本支出成本、提高電源效率并支持4G/LTE標準。雖然宏小區是全球無線基礎架構系統的根本,但運營商越來越期望城域小區能為人口稠密的城市地區和大型企業提供全方位的覆蓋。 為應對這些挑戰,飛思卡爾半導體日前推出新一代QorIQ?Qonverge系列片上基站(SoC)。為幫助運營商增加容量并在用戶密集地區增加覆蓋,全新的B3421基站SoC采用數字前
- 關鍵字:
LTE SoC DSP RFIC 201404
- 摘要:提出了一種基于DSP的新型靜電除塵(ESP)用高頻高壓電源設計方案。給出了電源的主電路、控制電路以及各采樣電路的設計過程。電源主電路由IGBT(FZ900R12KE4)構成的H橋式電路組成;控制電路采用數字信號處理器DSP()為核心;采樣電路主要采集三相進線電流、逆變輸出電流、變壓囂油溫及IGBT的溫度等。實驗表明,該靜電除塵用高頻高壓電源運行穩定可靠,能夠滿足靜電除塵的要求。
關鍵詞:靜電除塵器(ESP);高頻高壓電源;數字信號處理器(DSP);控制電路;采樣電路
現階段,我國燃煤電廠除塵設備
- 關鍵字:
DSP ESP
- 摘要:運用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設計一種基于CAN總線的運動控制器。介紹系統的體系結構、主要硬件設計和軟件結構。利用FPGA高速處理能力實現控制算法,與外界通信采用STM32和CAN總線技術,系統穩定可靠,另外,將設計好的FPGA程序或是C程序進行封裝,系統的可移植性強。
關鍵詞:STM32;FPGA;CAN總線;運動控制
如今,運動控制正朝著高速度、高精度、開放式的方向發展,從而對執行部件提出了更高的要求。過去的運動控制器主要是基于單片機
- 關鍵字:
STM32 FPGA
- 3月21日,由FPGA與可編程SoC的革新者京微雅格(北京)科技有限公司與北京郵電大學信息光子學與光通信研究院研究生會共同舉辦的2013年企業進校園活動之北京郵電大學站圓滿落幕。 本次京微雅格進校園活動預先一個星期在北郵人論壇,北郵官方微信平臺以及各種社交網絡上進行了廣泛的宣傳與推廣,在同學們之間反響強烈。活動選在北京郵電大學最繁忙的主干道上兩側進行,京微雅格派出了2位高級硬件和軟件設計師為同學演示了基于京微雅格FPGA芯片研發的智能機器人解決方案,該智能機器人方案通過單顆FPGA芯片進行控制,能夠
- 關鍵字:
京微雅格 FPGA SoC 北郵
- 3月18—20日,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展(electronica?Shanghai)?,現場向觀眾展示了眾多基于CME-M系列芯片的系統應用解決方案,包括智能機器人、地鐵信息導航系統、高速公路信息系統、食品安全監測系統以及面向醫療電子領域的超聲鍵盤控制方案和呼吸機顯示系統等方案,獲得現場觀眾的極大關注和廣泛好評。 圖示一:京微雅格展臺前,工程師給現場觀眾進行demo講解 京微雅格此次展示的智能機器人方案絕對是展臺上的明星。精細的運動控制、簡便
- 關鍵字:
京微雅格 CME-M FPGA M7
- 摘要:同步技術是跳頻系統的核心。本文針對FPGA的跳頻系統,設計了一種基于獨立信道法,同步字頭法和精準時鐘相結合的快速同步方法,同時設計了基于雙圖案的改進型獨立信道法,同步算法協議,協議幀格式等。該設計使用VHDL硬件語言實現,采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺上進行了功能驗證。實際測試表明,該快速同步算法建立時間短、同步穩定可靠。
關鍵詞:跳頻;快速同步;FPGA;獨立信道法;同步頭法
跳頻通信技術具有抗干擾、抗截獲和高頻譜利用率,應用廣泛。同步是跳頻系統的
- 關鍵字:
FPGA EP3C16
- 我們幾乎完全用FPGA來構建XRadio平臺,省略了放大器或分立濾波器等傳統模擬組件的使用(如圖1所示)。首先,我們將用電線連接成的簡單耦合電路鏈接至FPGA的I/O引腳,創建出基本天線。該天線用于發射RF信號到FPGA,FPGA通過數字下變頻和頻率解調實現FM接收器的信號處理。
- 關鍵字:
Xradio 無線電 FPGA
- 與其他競爭對手不同,憑借重要的自主知識產權(IP),以及與無線接入市場領先原始設備制造商(OEM)的深入合作,飛思卡爾在定義架構,提高系統集成化水平實現性能、功率和成本優勢方面居于獨特地位。由于相對獨立于外部IP供應商的下一代技術和時間表,飛思卡爾推出的器件路線圖可幫助OEM實現其下一代無線技術的性能目標,并滿足發布進度的要求。
- 關鍵字:
OEM RF DSP
- 利用VHDL語言設計數字濾波器,主要在于如何實現乘法。乘法常用的實現方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能節省大量硬件資源,但運算周期過長,對于數字濾波器這種高速率要求不宜采取。分布式算法是現在比較流行的一種乘法實現方式,所用硬件資源較少,運算速率也較快,但這只是針對小位寬乘法來說。對于數字濾波器的較大位寬的乘法,不宜采取。并行乘法,算法實現簡單直觀,對于現在資源豐富的FPGA,很好實現
- 關鍵字:
濾波器 數字 FPGA VHDL
- 要設計出一個由可行的比特幣節點和高效靈活的礦機等組成的完整挖礦系統,我們需要某種功能強大的FPGA芯片,來同時滿足靈活性和性能要求。除FPGA外,我們還需要使用處理引擎來提高效率。在這個完整的片上系統(SoC)上,我們需要經優化的內核來運行包括網絡維護和交易處理在內的所有要求的比特幣任務。能滿足所有這些條件的硬件就是位于ZedBoard開發板上的Zynq-7020 SoC
- 關鍵字:
SoC FPGA SHA-256
- 小型快速的流式視頻系統結合采用微型H.264核和賽靈思Zynq SoCASSP架構不靈活,而基于FPGA微處理器組合的系統雖然尺寸大但較為靈活,一直以來設計人員為創建PCB占位面積小的基于IP的流式視頻系統,除了在這兩者之間反復權衡外別無他選。將軟核微處理器集成到FPGA,就無需單獨的處理器和DRAM,但最終系統的性能可能無法與以外部ARM處理器為核心且可能還包括USB、以太網及
- 關鍵字:
H.264 SOC FPGA ASSP
dsp+fpga介紹
您好,目前還沒有人創建詞條dsp+fpga!
歡迎您創建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473