首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> combo ip

        combo ip 文章 最新資訊

        Imagination繼續推動GPU創新—發布全新DXTP GPU IP將功效提升20%

        • Imagination于不久前正式發布了DXTP GPU IP,這款新產品的亮點在于,在標準圖形工作負載下,其能效比(FPS/W)相比前代產品實現了高達20%的提升。作為GPU IP行業的領導者,截至2023年的公開數據顯示,搭載Imagination IP授權的芯片累計出貨量高達110億顆。這些芯片廣泛應用于移動設備(包括智能手機)、汽車、消費電子產品和電腦等多個領域。此次功效得到大幅提升的DXTP GPU的發布,正值在DeepSeek等大模型技術的推動下,邊緣AI設備廣泛興起的產業轉型期,功效更高的G
        • 關鍵字: Imagination  GPU  GPU IP  

        Imagination:軟件定義汽車時代,一場由算力驅動的出行革命

        • 當一輛汽車的性能不再由發動機排量決定,而是取決于車載芯片的算力與軟件的智能程度,這場由" 軟件定義汽車"(SDV)引發的產業革命已勢不可擋。在2025 年CES 展會上,全球科技巨頭紛紛亮出面向未來十年的智能汽車解決方案,而在這場技術競速中,芯片架構的創新與人工智能的深度應用正在重塑整個汽車產業鏈。在這個背景之下,EEPW 與Imagination 的高級產品總監Rob Fisher進行了深度的交流采訪,揭示了這場變革背后的技術邏輯與產業圖景。Imagination 高級產品總監Rob
        • 關鍵字: 202503  Imagination  軟件定義汽車  GPU IP  

        將lwIP TCP/IP堆棧整合至嵌入式應用的界面

        • 輕量化TCP/IP(lwIP)堆棧是TCP/IP協議的精簡實作,專門設計用來縮減RAM內存的使用量,這使其非常適合用在嵌入式系統。它提供三種獨特的應用程序編程接口(API):? 未封裝的低階API? 負責網絡通訊的高階 API? BSD 風格的socket套接字 API本文專注探討使用未封裝API接口的范例。運用未封裝API建置callback回調函數的應用程序會由核心事件觸發。盡管未封裝API較socket套接字API更為復雜,但由于其處理負荷(overhead)較低,因此能提供高出許多的吞吐量。接著將
        • 關鍵字: lwIP  TCP/IP  堆棧整合  嵌入式應用  ADI  

        芯耀輝:差異化IP助力國產廠商解決路徑依賴

        • 作為國產IC設計產業鏈中不可或缺的一環,國產IP授權廠商的不斷涌現能夠非常有效地提升國產IC設計產業的整體技術實力和行業競爭力。在ICCAD 2024上,5家領先的國產IP授權企業先后亮相,芯原微電子創始人、董事長兼總裁戴偉民,芯來科技創始人胡振波,銳成芯微CEO沈莉,奎芯科技聯合創始人唐睿以及芯耀輝副總裁何瑞靈分別帶來關于國產IP授權業務發展的介紹,為眾多國內IC設計企業提供了開發高性能IC設計的技術底座。 作為一家成立不到五年的IP領軍企業,芯耀輝專注于先進半導體IP研發和服務,憑借強大的自主研發能力
        • 關鍵字: 芯耀輝  IP  路徑依賴  

        新思科技推出業界首款連接大規模AI加速器集群的超以太網和UALink IP解決方案

        • 摘要:●? ?新思科技超以太網IP解決方案將提供高達1.6 Tbps的帶寬,可連接多達一百萬個端點。●? ?新思科技UALink IP解決方案將提供每通道高達200 Gbps的吞吐量,連接多達 1024 個加速器。●? ?全新超以太網和UALink IP是基于新思科技業界領先的以太網和PCIe IP研發的,這些 IP 共同實現了5000多例成功的客戶流片。●? ?AMD、Astera Labs、Juniper Networks
        • 關鍵字: 新思科技  大規模AI加速器集群  超以太網  UALink IP  

        芯原推出新一代高性能Vitality架構GPU IP系列

        • 芯原股份近日宣布推出全新Vitality架構的圖形處理器(GPU)IP系列,具備高性能計算能力,廣泛適用于云游戲、AI PC、獨立顯卡和集成顯卡等應用領域。芯原新一代Vitality GPU架構顯著提升了計算性能,并支持多核擴展,以進一步提升性能。該GPU架構集成了諸多先進功能,如一個可配置的張量計算核心(Tensor Core)AI加速器和一個32MB至64MB的三級(L3)緩存,提供強大的處理能力和出色的能效表現。此外,Vitality架構可單核支持多達128路云游戲,滿足高并發和高畫質的云端娛樂需求
        • 關鍵字: 芯原  Vitality架構  GPU IP  

        IP Your Way——您提供規格,然后SmartDV為您生成定制IP

        • 無論是在出貨量巨大的消費電子市場,還是針對特定應用的細分芯片市場,差異化芯片設計帶來的定制化需求也在芯片設計行業中不斷凸顯,同時也成為了芯片設計企業實現更強競爭力和更高毛利的重要模式。所以,當您在為下一代SoC、ASIC或FPGA項目采購設計IP,或者尋求更適合的驗證解決方案(VIP),以便更快更好地完成您的芯片設計項目的時候,SmartDV都可以快速且可靠地在其多元化的產品組合之上進行IP定制,以滿足您期待的差異化設計需求。當大型IP供應商將其客戶鎖定在使用商品化的通用內核時,SmartDV就已經提供了
        • 關鍵字: IP Your Way  SmartDV  定制IP  

        智權半導體/SmartDV力助高速發展的中國RISC-V CPU IP廠商走上高質量發展之道

        • 進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業繼續高速發展。SmartDV也看到了這一新的浪潮。上一次在行業慶祝RISC-V
        • 關鍵字: 智權  SmartDV  RISC-V  CPU IP  

        將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰的任務!

        • 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發原型驗證系統設計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設計時需要立即想到哪些基本概念、在將專為ASIC技術而設計的I
        • 關鍵字: ASIC IP  FPGA  SmartDV  

        新思科技推出業內首款獲得ISO/SAE 21434網絡安全合規認證的IP產品,加速汽車安全領域發展

        • 摘要:●? ?新思科技ARC HS4xFS處理器IP和新思科技IP開發流程均通過獨立審計機構SGS-T?V Saar的ISO/SAE 21434認證。●? ?獲得ISO/SAE 21434認證可應對不斷變化的網絡安全威脅,有助于在整個生命周期內為汽車系統提供長期的安全性與可靠性。●? ?經過安全風險分析(SRA)認證的新思科技ARC HS4xFS處理器IP助力開發者能夠以安全的方式將IP集成到系統中,從而滿足ISO/SAE 21434要求。●&n
        • 關鍵字: 新思科技  ISO/SAE 21434  網絡安全合規認證  IP  汽車安全  

        將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰的任務!

        • 本系列文章從數字芯片設計項目技術總監的角度出發,介紹了如何將芯片的產品定義與設計和驗證規劃進行結合,詳細講述了在FPGA上使用IP核來開發ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發原型驗證系統設計時需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設計中各種考量因素進行了總體概述,分析開發A
        • 關鍵字: ASIC IP  FPGA  SmartDV  

        燦芯半導體發布通用高性能小數分頻鎖相環IP及相關解決方案

        • 一站式定制芯片及IP供應商——燦芯半導體(上海)股份有限公司近日宣布成功研發出一款通用高性能小數分頻鎖相環(fractional-N PLL) IP,支持24bits高精度小數分頻,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘(SSC)功能,可以為客戶提供多功能的小數分頻 PLL解決方案。PLL電路一般用于產生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數關系。小數分頻PLL通過頻率乘法比例的小數值,實現更精確的輸出頻率控制,從而提供更高精度和準確度的輸出頻率。SSC發生器是在一定頻率范圍內調制時鐘信號
        • 關鍵字: 燦芯半導體  小數分頻  鎖相環  IP  

        IC設計倚重IP、ASIC趨勢成形

        • 半導體制程進入2奈米,擷發科技董事長楊健盟指出,IC設計難度陡增,未來硅智財、ASIC角色將更加吃重,協助IC設計以SoC方式因應AI新世代。楊健盟分析,過往IDM分拆晶圓代工之典范,將在IC設計上發生,AI時代IC設計大者恒大趨勢成形。 擷發科技已獲國際芯片大廠AI芯片外包訂單,楊健盟認為,現在芯片晶體管動輒百億個,考驗IC設計業者研發量能。大量采用基礎、接口IP使研發能力更能專注前段設計,海外大廠甚至將后段交由ASIC業者,未來倚重IP、ASIC趨勢只會更加明顯。中國臺灣半導體產業鏈在邏輯先進制程、先
        • 關鍵字: IC設計  IP  ASIC  

        半導體知識產權市場規模將增長27.1億美元

        • 根據Technavio的報告,全球半導體知識產權(IP)市場規模預計將在2024年至2028年間增長27.1億美元。預計在預測期內,市場的復合年增長率(CAGR)將超過7.47%。復雜芯片設計和多核技術的使用推動了市場的增長,同時納米光子集成電路(ICs)的出現也是一大趨勢。然而,半導體IP的重復使用構成了一項挑戰。主要市場參與者包括Achronix Semiconductor Corp.、Advanced Micro Devices Inc.、Alphawave IP Group plc、Arm Ltd
        • 關鍵字: 半導體知識產權  IP  

        Arm發布基于3nm芯片工藝的新CPU、GPU IP

        • 芯片設計公司Arm今日發布了針對旗艦智能手機的新一代CPU和GPU IP(設計方案):Cortex-X925 CPU、Immortalis G925 GPU。新產品均使用了其最新的Armv9架構,基于臺積電3nm制程工藝方案,針對終端設備在AI應用上的性能進行設計優化。此外還將提供軟件工具,讓開發人員更容易在采用Arm架構的芯片上運行生成式AI聊天機器人和其他AI代碼。預計搭載最新內核設計的手機將于2024年底上市。據官方介紹,新的CPU與GPU IP是目前旗下同類產品中性能最強的一代,新CPU性能提升3
        • 關鍵字: arm  CPU  GPU  IP  3nm  
        共820條 2/55 « 1 2 3 4 5 6 7 8 9 10 » ›|

        combo ip介紹

        您好,目前還沒有人創建詞條combo ip!
        歡迎您創建該詞條,闡述對combo ip的理解,并與今后在此搜索combo ip的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 五大连池市| 双城市| 正定县| 宜宾市| 辉南县| 民和| 澎湖县| 英山县| 大连市| 胶南市| 大渡口区| 井研县| 什邡市| 民丰县| 罗源县| 常德市| 将乐县| 泰来县| 龙游县| 太康县| 枣阳市| 苍南县| 陈巴尔虎旗| 临朐县| 临汾市| 长宁县| 响水县| 敦煌市| 淳安县| 英吉沙县| 正阳县| 花莲市| 伊金霍洛旗| 内江市| 葫芦岛市| 曲麻莱县| 庐江县| 凤台县| 南漳县| 蕲春县| 邹平县|