首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> arm+fpga

        arm+fpga 文章 進入arm+fpga技術社區

        FPGA串行接口(RS-232)

        • 串行接口是將FPGA連接到PC的簡單方法。 我們只需要一個發射器和接收器模塊。異步發射器它通過序列化要傳輸的數據來創建信號“TxD”。異步接收器它從 FPGA 外部獲取信號“RxD”,并將其“解串化”,以便在 FPGA 內部輕松使用。串行接口 1 - RS-232 串行接口的工作原理RS-232接口具有以下特點:使用 9 針連接器“DB-9”(較舊的 PC 使用 25 針“DB-25”)。允許雙向全雙工通信(PC可以同時發送和接收數據)。可以以大約 10KBytes/s 的最大速度進行通信。DB-9 連接
        • 關鍵字: FPGA  串行接口  

        FPGA計數器的藝術

        • 計數器構成了一個基本的FPGA構建塊。 它們有各種形狀和形式......計數器 1 - 二進制計數器最簡單的計數器可以使用幾行 Verilog 構建快速高效的二進制計數器。例如,下面是一個 32 位計數器。reg [31:0] cnt;always @(posedge clk) cnt <= cnt+1;此類計數器從 0 計數到 4294967295,然后回滾 0 以繼續其進程。 它占用的資源很少,并且在FPGA中運行速度快,這要歸功于隱藏的攜帶鏈(稍后會詳細介紹)。 現在,讓我們看看一些變化。首先
        • 關鍵字: FPGA  計時器  二進制  

        實現最高效的數據轉換:深入了解Achronix JESD204C解決方案

        • 長期以來,Achronix為不同行業的數據密集型和高帶寬應用提供了創新性的FPGA產品和技術,并幫助客戶不斷打破性能極限。其中一些應用需要與先進的模擬/數字轉換器(ADC)和數字/模擬轉換器(DAC)進行對接——可由JESD204C完美地完成這項任務。JESD204B/C是由JEDEC定義和開發的高速數據轉換器串行接口標準。該標準減少了高速數據轉換器和其他高性能器件(如Achronix Speedster7t FPGA)之間的數據輸入和輸出數量。這種數字和模擬信號鏈的組合使設計人員能夠獲得簡化的小尺寸電路
        • 關鍵字: 數據轉換  Achronix  JESD204C  FPGA  

        萊迪思即將舉辦網絡研討會探討全新推出的創新中端FPGA

        • 萊迪思半導體,低功耗可編程器件的領先供應商,近日宣布將舉辦一場網絡研討會,介紹其最新的兩款創新型中端FPGA器件系列,萊迪思Avant?-G和Avant?-X,分別為通用FPGA和高級互連FPGA。在網絡研討會上,萊迪思將介紹這些新型FPGA相關的技術,新產品旨在為通信、計算、工業和汽車市場的中端應用提供低功耗、先進的連接和優化的計算能力等特性。●? ?主辦方:萊迪思半導體●? ?內容:萊迪思最新推出的中端FPGA——Avant-G和Avant-X●? &
        • 關鍵字: 萊迪思  中端FPGA  FPGA  

        跨越時鐘域

        • FPGA設計可以使用多個時鐘。每個時鐘在FPGA內部形成一個“時鐘域”,如果在另一個時鐘域中需要在一個時鐘域中生成的信號,則需要格外小心。跨時鐘域1-信號假設 clkB 域中需要來自 clkA 域的信號。 它需要“同步”到 clkB 域,因此我們要構建一個同步器設計,它從 clkA 域獲取一個信號,并在 clkB 域中創建一個新信號。在第一種設計中,我們假設與 clkA 和 clkB 時鐘速度相比,“信號輸入”變化緩慢。您需要做的就是使用兩個觸發器將信號從 clkA 移動到 clkB。module Sig
        • 關鍵字: FPGA  時鐘  時鐘域  

        用FPGA邏輯消抖動

        • 我們將一個開關連接到FPGA上,連接方式如下圖:機械開關的問題就是有抖動,每次按一下開關,你會得到下面的信號:這種信號很少碰到,多數情況是下面的這種:我們可以用FPGA的計數器來記錄按鍵的次數,并通過數碼管顯示出來: 上電的時候,一起是好的:如果按十次鍵,得到下面的結果:顯然不對。那如何解決呢? 一種方式是添加一個R/C濾波器,再跟一個施密特觸發器之后送給FPGA,當然還有更簡單的方式,就是在FPGA內部進行消抖動。 FPGA擅長簡單的運算,讓我們使用FPGA中的計數器來查看按下或釋放按鈕的時間。只有當計
        • 關鍵字: FPGA  消除抖動  

        用FPGA做正交解碼

        • FPGA非常適合用邏輯來實現正交解碼的功能。什么是正交信號?正交信號是兩個相位差為90度的信號。它們在機械系統中用于確定軸的運動(或旋轉)。這是一個向前移動幾步的軸。如果對脈沖計數,則可以說軸移動了3步。如果計算邊緣,則可以說軸移動了12步。這就是我們在此頁面上所做的。現在,軸向后移動了相同的量。因此,想法是通過查看邊緣和水平,我們可以確定運動的方向和距離。這是一個示例,其中軸向前移動10步,然后向后移動7步。它們在哪里使用?在機械手軸中,用于反饋控制。用旋鈕確定用戶輸入。在電腦鼠標中,確定運動方向。如果
        • 關鍵字: FPGA  L正交解碼  

        RISC—V助力國產芯片加速崛起

        • 2019年7月,阿里巴巴旗下半導體公司“平頭哥”正式發布玄鐵910,并宣稱是“業內最強RISC-V處理器之一”,號稱性能可比肩Arm v8架構Cortex A7X系列,并且在今年3月, David Patterson在阿里平頭哥玄鐵RISC-V生態大會上也大膽預言:“3到5年后,RISC-V將無處不在!。但在過去,RISC-V的普及度較低,在中國的知名度就更低了,更多流行的是x86架構和ARM架構,所以人們不禁發出疑問,什么是RISC-V?它與x86和ARM的區別是什么?Milk-V 推出 Meles S
        • 關鍵字: RISC-V  ARM  x86  指令集  

        一文讀懂SWD接口

        • SWD接口是一種用于訪問ARM調試接口的雙線協議,它是ARM調試接口規范(ARM Debug Interface Architecture Specification)的一部分,是JTAG的替代品。SWD接口的主要特點和優勢有:SWD接口只需要兩條信號線:SWDIO(雙向數據線)和SWCLK(時鐘線),相比JTAG接口占用的引腳更少,有利于節約電路板空間和成本。SWD接口可以直接訪問串行線調試端口(SW-DP),SW-DP可以訪問一個或多個接入端口(AP),通過AP可以訪問系統的內存和寄存器。SWD接口具
        • 關鍵字: arm  嵌入式系統  通信接口  

        文本LCD模塊的控制FPGA

        • 文本LCD模塊便宜且易于使用微控制器或FPGA進行接口。這是一個1行x 16個字符的模塊:要控制LCD模塊,您需要11個IO引腳來驅動8位數據總線和3個控制信號。3個控制信號是:E:啟用或“ LCD選擇”。高活躍。讀/寫:讀/寫。0寫入,1讀取。RS:寄存器選擇,0表示命令字節,1表示數據字節。大多數LCD模塊都基于HD44780芯片或是兼容的。查閱Wikipedia以獲取更多信息。7位設計讓我們用FPGA板驅動LCD模塊。這是我們設計的框圖:Pluto從PC串行端口接收數據,對其進行反序列化,然后將其發
        • 關鍵字: FPGA  LCD模塊  

        R/C伺服電機FPGA

        • FPGA適用于控制R / C伺服電機。 什么是遙控伺服器?R / C伺服(“遙控伺服電機”)由一個電機,一些電子設備和一組裝在一個小盒子中的齒輪組成。單軸從伺服器出來。您可以通過向伺服器發送脈沖來精確控制軸的旋轉角度。軸旋轉角度限制為大約270度(它不能旋轉一整圈,而只能旋轉3/4圈)。這是一個伺服器的圖片(已被咬住,但已說明了我們的目的)。有用的信息鏈接包括:RC伺服控制RC飛機伺服系統使用指南遙控伺服器101R / C Servos用于:在遙控模型中(汽車,飛機…)。在機器人技術中。電氣連接
        • 關鍵字: FPGA  伺服電機  

        使用Verilog來編程FPGA

        • FPGA是依賴數字邏輯的數字器件,計算機硬件使用的是數字邏輯,每一個計算,屏幕上每一個像素的呈現,音樂軌的每一個note都是使用數字邏輯構成的功能塊來實現的。 雖然多數時候,數字邏輯是抽象的數學概念,而不是物理電子,邏輯門以及其它的數字邏輯器件則是由刻蝕在集成電路上的晶體管來實現的。對于FPGA來講,可以通過繪制邏輯門構成的電路,將這些門映射到FPGA的通用門上,并將它們連接起來以實現你設想的邏輯設計。 另外一種方式是,使用Verilog(或其它的)硬件描述語言來實現邏輯。 你依然可以購買能夠實現小數量邏
        • 關鍵字: Verilog  編程  FPGA  

        看好FPGA的增長潛力,萊迪思拓展中端產品線

        • 1 FPGA市場年增7.8%,高中低三分天下據市場調查公司Scoop.market.us的數據,全球現場可編程門陣列(FPGA)市場有望在未來幾年以7.8%的復合年增長率穩步增長。2022年,FPGA市場收入為65億美元,預計2023年將增至70億美元。增長趨勢將持續下去,預計2030年收入將達到115億美元,2031年將達到124億美元,2032年將達到135億美元。2022年,小型FPGA總貢獻23億美元,中端FPGA貢獻18億美元,高端FPGA貢獻24億美元。可見,高中低市場基本三分天下。不過,這個
        • 關鍵字: FPGA  萊迪思  Lattice  中端FPGA  

        Achronix提供由FPGA賦能的智能網卡(SmartNIC)解決方案來打破智能網絡性能極限

        • 隨著人工智能/機器學習(AI/ML)和其他復雜的、以數據為中心的工作負載被廣泛部署,市場對高性能計算的需求持續飆升,對高性能網絡的需求也呈指數級增長。高性能計算曾經是超級計算機這樣一個孤立的領域,而現在從超級計算機到邊緣解決方案,在各個層面都可以看到高性能計算,隨著我們推動更快的解決方案進入市場,網絡安全和高復雜性應用在其中也扮演著更重要的角色。為了滿足對網絡加速的需求,并提供靈活的、可重新編程的網絡,Achronix為數據中心運營商、云服務提供商和電信公司提供Achronix 的Network Infr
        • 關鍵字: Achronix  FPGA  智能網卡  SmartNIC  智能網絡  

        消息稱Arm在華裁員70余名工程師,擬重組中國軟件業務

        • 據彭博社報道,知情人士聲稱Arm近期在中國裁了70多名軟件工程師,并將部分職位調動到亞洲以外地區。在被裁掉的員工中,大約有15人將被安排從事與中國相關項目的不同崗位上;而其他被裁掉的職位目前由合同制軟件工程師“頂上”,他們曾參與涉及Arm全球業務的項目。ARM通過一個名為“全球服務”的部門,把支持中國客戶的工作外包給了ARM中國,該部門一度擁有約200名員工。ARM在一份聲明中回應稱:“為確保中國軟件生態系統能夠充分發揮Arm性能和功能的最大優勢,Arm正在重組其在中國的軟件工程資源,將重點放在對本地開發
        • 關鍵字: Arm  裁員  工程師  軟件  
        共10187條 21/680 |‹ « 19 20 21 22 23 24 25 26 27 28 » ›|

        arm+fpga介紹

        您好,目前還沒有人創建詞條arm+fpga!
        歡迎您創建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創建詞條

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
        主站蜘蛛池模板: 南江县| 承德县| 永昌县| 镇宁| 庆城县| 城固县| 满洲里市| 开封县| 山东| 赞皇县| 嵊州市| 百色市| 三亚市| 丘北县| 金沙县| 南木林县| 永登县| 巧家县| 汕头市| 鹤峰县| 休宁县| 锡林浩特市| 团风县| 沽源县| 通渭县| 通城县| 黔东| 嵩明县| 宜昌市| 平谷区| 隆安县| 木兰县| 玉林市| 晋城| 安阳县| 榆社县| 万安县| 措勤县| 丰原市| 临漳县| 阜城县|