- 目前廣泛使用的3 1/2~5 1/2位數字電壓表(DVM),大多選用雙積分式或多重積分式單片A/D轉換器。其優點是電路簡單,抗串模干擾能力強,成本較低。只要設計的時鐘頻率F0恰好等于50HZ的整倍數,電網串模干擾就被完全抑制
- 關鍵字:
鎖相時鐘 串模干擾
- 目前廣泛使用的3 1/2~5 1/2位數字電壓表(DVM),大多選用雙積分式或多重積分式單片A/D轉換器。其優點是電路簡單,抗串模干擾能力強,成本較低。只要設計的時鐘頻率F0恰好等于50HZ的整倍數,電網串模干擾就被完全抑制
- 關鍵字:
鎖相時鐘 串模干擾
鎖相時鐘介紹
您好,目前還沒有人創建詞條鎖相時鐘!
歡迎您創建該詞條,闡述對鎖相時鐘的理解,并與今后在此搜索鎖相時鐘的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473